[發明專利]一種匯聚型視頻光端機時鐘同步方法及系統無效
| 申請號: | 201010275564.8 | 申請日: | 2010-09-08 |
| 公開(公告)號: | CN101931482A | 公開(公告)日: | 2010-12-29 |
| 發明(設計)人: | 陳軍旗;李華民;劉杰;劉良遠 | 申請(專利權)人: | 武漢虹信通信技術有限責任公司 |
| 主分類號: | H04J3/06 | 分類號: | H04J3/06;H04B10/12;H04N7/22 |
| 代理公司: | 北京宇生知識產權代理事務所(普通合伙) 11116 | 代理人: | 倪駿;武寄萍 |
| 地址: | 430074 湖北省武漢市*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 匯聚 視頻 機時 同步 方法 系統 | ||
1.一種時鐘系統,應用于匯聚型視頻光端機系統中的單路遠端,其特征在于:該時鐘系統包括時鐘數據恢復CDR模塊、發送邏輯模塊和接收邏輯模塊;其中CDR模塊接收參考時鐘和數據,并據此恢復出接收時鐘,然后將恢復出的接收時鐘分別輸出至發送邏輯模塊和接收邏輯模塊;所述參考時鐘為單路遠端的本地時鐘,所述數據來自匯聚型視頻光端機系統中的匯聚端,由此發送邏輯模塊所使用的時鐘、接收邏輯模塊所使用的時鐘和匯聚端的發送時鐘是同源時鐘。
2.如權利要求1所述的時鐘系統,其中發送邏輯模塊和接收邏輯模塊由可編程邏輯器件實現。
3.一種時鐘系統,應用于匯聚型視頻光端機系統中的匯聚端,其特征在于:該時鐘系統包括發送邏輯模塊和接收邏輯模塊,其中本地時鐘分別輸入到發送邏輯模塊和接收邏輯模塊,即匯聚端的發送時鐘和接收時鐘均來自本地晶體振蕩器。
4.如權利要求3所述的時鐘系統,其中發送邏輯模塊和接收邏輯模塊由可編程邏輯器件實現。
5.一種匯聚型視頻光端機,其包括多個獨立的單路遠端設備、匯聚型視頻光端機匯聚端和匯聚型視頻光端機多路接收端;其中多個獨立單路遠端設備通過光纖匯接到匯聚端,各個單路遠端的數據在匯聚端被解析,再重新復用成一路高速信號,通過一根光纖轉發至所述接收端,其特征在于:每個單路遠端設備使用如權利要求1或2所述的時鐘系統,匯聚端使用如權利要求3或4所述的時鐘系統。
6.如權利要求5所述的匯聚型視頻光端機,其特征在于:所述匯聚端包括多個第一光模塊、可編程邏輯器件、并/串轉換芯片和第二光模塊,其中每個第一光模塊的一端通過單模光纖與一個單路遠端設備連接,每個第一光模塊的另一端與可編程邏輯器件直連,所述可編程邏輯器件另一端連接并/串轉換芯片,并/串轉換芯片另一端連接第二光模塊,第二光模塊與匯聚型視頻光端機多路接收端連接。
7.如權利要求5或6所述的匯聚型視頻光端機,所述第一光模塊的速率為155mbps,采用1X9物理接口,支持單纖雙向傳輸;所述第二光模塊,采用1X9物理接口,支持1.25Gbps速率,可最多實現8個單路遠端數據的匯聚傳輸。
8.如權利要求5-7任一項所述的匯聚型視頻光端機,所述可編程邏輯器件采用ALTERA公司的EP2C5芯片,該芯片支持LVDS差分接口,經過簡單電阻網絡的轉換后,可與第一光模塊的數據接口直連。
9.如權利要求5-8任一項所述的匯聚型視頻光端機,第二光模塊為干路光纖通道的SERDES芯片,采用美國國家半導體的DS92LV18,采用1:18的數字接口;多個單路遠端的數據經過匯聚端同步處理之后再經過并/串轉換芯片復用成一路高速信號。
10.一種匯聚型視頻光端機時鐘同步方法,其特征在于:匯聚端的發送時鐘和接收時鐘均為本地時鐘,匯聚端向多個單路遠端廣播發送反向數據,單路遠端從該數據中恢復出時鐘,該恢復出的時鐘同時被用作單路遠端設備的發送時鐘和接收時鐘,這樣所有單路遠端的時鐘都和匯聚端的本地時鐘同步,匯聚端只需要用本地時鐘就可以恢復各單路遠端發送的數據。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于武漢虹信通信技術有限責任公司,未經武漢虹信通信技術有限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010275564.8/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種借助虛擬形象進行情感交流的裝置和方法
- 下一篇:轉向聯動機構





