[發明專利]DAC校準電路及校準方法有效
| 申請號: | 201010272669.8 | 申請日: | 2010-09-03 |
| 公開(公告)號: | CN101951262A | 公開(公告)日: | 2011-01-19 |
| 發明(設計)人: | 朱循宇 | 申請(專利權)人: | 英特格靈芯片(天津)有限公司 |
| 主分類號: | H03M1/10 | 分類號: | H03M1/10 |
| 代理公司: | 北京億騰知識產權代理事務所 11309 | 代理人: | 陳霽 |
| 地址: | 300457 天津市開發區*** | 國省代碼: | 天津;12 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | dac 校準 電路 方法 | ||
1.一種DAC校準電路,其中,該DAC校準電路包括MSB單元和LSB單元,其特征在于,包括第一開關、第二開關、第一比較器、第二比較器、電容和校準電路;
該第一開關連接于所述LSB單元與電容之間,以便其基于第一信號的控制而使該LSB單元對該電容進行充電;該第二開關連接于所述MSB單元與電容之間,以便其基于第二信號的控制而使該MSB單元對該電容進行充電;
該第一比較器同相端連接至該MSB單元、LSB單元、電容之間的連接點,其反相端為第一固定電壓(V1),其輸出端連接至所述校準模塊;該第二比較器同相端與該第一比較器同相端相連,其反相端為第二固定電壓(V2),其輸出端連接至所述校準模塊;
該校準模塊接收該第一比較器、第二比較器的比較結果,并基于該比較結果實時調整MSB單元和/或LSB單元電流,以便MSB單元電流與LSB單元電流相匹配。
2.如權利要求1所述的DAC校準電路,其特征在于,由所述第二信號控制第二開關閉合t?2時間,使得V1<Vn<V2,其中,Vn為所述電容充電電壓,V1為第一固定電壓,V2為第二固定電壓;以及
由所述第一信號控制第一開關閉合t1時間,然后所述校準模塊根據該第一比較器輸出電平的高低及該第二比較器輸出電平的高低,調整MSB單元電流大小;其中,t2=2b·t1。
3.如權利要求2所述的一種DAC校準電路,其特征在于,所述校準模塊在第一比較器輸出為高電平且第二比較器輸出為高電平時,減小所述MSB單元電流;并且該校準模塊在第一比較器輸出為低電平且第二比較器輸出為低電平時,增大所述MSB單元電流;直到該第一比較器輸出為高電平且該第二比較器輸出為低電平,該校準模塊校準結束。
4.如權利要求3所述的一種DAC校準電路,其特征在于,校準結束后該MSB單元電流與該LSB單元電流之間關系為,
其中,IMSB為MSB單元電流,ILSB為LSB單元電流,2b是LSB塊中LSB單元數量,ΔV為所述第一固定電壓(V1)與第二固定電壓(V2)之差,C為電容值。
5.如權利要求4所述的一種DAC校準電路,其特征在于,設置所述ΔV足夠小,從而使該DAC校正電路具有高校準精度。
6.如權利要求1所述的一種DAC校準電路,其特征在于,包括第一時鐘和第二時鐘,該第一時鐘用于產生所述第一信號,該第二時鐘用于產生所述第二信號,且該第一時鐘、第二時鐘均為高精度時鐘。
7.如權利要求1所述的一種DAC校準電路,其特征在于,包括時鐘,該時鐘用于產生所述第一信號、第二信號,且該時鐘為高精度時鐘。
8.如權利要求1所述的一種DAC校準電路,其特征在于,所述開關為小面積開關,所述電容為大電容值電容。
9.一種使DAC電路中MSB單元電流與LSB單元電流匹配的校準方法,其中,該DAC電路包括電容和校準電路,其特征在于,包括:
首先,第二信號控制所述LSB單元對所述電容進行充電,經過t2時間,使該電容兩端電壓(Vn)滿足V1<Vn<V2,其中,V1為第一固定電壓,V2為第二固定電壓;
然后,第一信號控制所述MSB單元對所述電容進行充電,經過t1時間,所述校準模塊依據該電容兩端電壓(Vn)與所述第一固定電壓(V1)之間大小關系,以及依據該電容兩端電壓(Vn)與所述第二固定電壓(V1)之間大小關系,調整該MSB單元電流和/或LSB電流,以便使MSB單元與LSB單元電流匹配;其中,t2=2b·t1。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特格靈芯片(天津)有限公司,未經英特格靈芯片(天津)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010272669.8/1.html,轉載請聲明來源鉆瓜專利網。





