[發明專利]一種復用模數轉換裝置有效
| 申請號: | 201010264941.8 | 申請日: | 2010-08-27 |
| 公開(公告)號: | CN102377432A | 公開(公告)日: | 2012-03-14 |
| 發明(設計)人: | 趙輝;沈曄 | 申請(專利權)人: | 國民技術股份有限公司 |
| 主分類號: | H03M1/12 | 分類號: | H03M1/12;H03M1/54 |
| 代理公司: | 北京輕創知識產權代理有限公司 11212 | 代理人: | 楊立 |
| 地址: | 518057 廣東省深圳市南山區*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 復用模數 轉換 裝置 | ||
技術領域
本發明涉及一種信號處理裝置,具體的是一種實現利用一個模數轉換器對I/Q信號進行處理的裝置。
背景技術
ADC(Analog-to-Digital?Converter,模數轉換器)是射頻收發機芯片或其他存在I/Q(In-phase/Quadrature,同向正交)信號的系統及芯片必不可少的模塊。射頻收發機芯片和數字基帶芯片是手機系統中最重要的芯片,因此ADC在手機系統中也是必不可少的。
射頻收發機芯片工作時,接收通路中信號并將信號通過混頻器解調成I/Q信號,I/Q信號的相位差距90度,I/Q信號通過模擬基帶處理后送到ADC。目前通行的做法是采用兩個ADC,I信號使用一個ADC,Q信號使用另一個ADC。由于針對I/Q信號分別使用了兩個ADC,因此其面積和功耗都比較大,并且ADC之間還存在著不匹配性。
發明內容
本發明所要解決的技術問題是提供一種I/Q復用ADC電路,實現I/Q信號復用同一個ADC,從而減小面積和降低電路功耗。
本發明解決上述技術問題的技術方案如下:一種復用模數轉換裝置,包括兩個采樣保持電路,與兩個采樣保持電路電連接的多路開關,以及與多路開關電連接的模數轉換器;所述兩個采樣保持電路分別接收I/Q信號中的I信號和Q信號,并傳送給多路開關,所述多路開關將接收到的I信號和Q信號變為I/Q交錯信號并傳送給模數轉換器,所述模數轉換器對接收的I/Q交錯信號進行處理。
本發明的有益效果是:通過兩個采樣保持電路對I信號和Q信號分別但同時采集并通過一個多路開關將采樣保持電路發送來的信號轉換為I/Q交錯信號,I/Q交錯信號為在一個時間周期里先后產生的I信號和Q信號,利用一個模數轉換器對I/Q交錯信號進行處理,從而實現I/Q信號復用同一個模數轉換器,減小電路面積并降低電路功耗。
在上述技術方案的基礎上,本發明還可以做如下改進。
進一步,所述兩個采樣保持電路和多路開關的時鐘頻率相同,所述模數轉換器的時鐘頻率是兩個采樣保持電路和多路開關時鐘頻率的2倍。
采用上述進一步方案的有益效果是,實現了模數轉換器在其不同的時鐘上升沿處分別處理I/Q交錯信號當中的I信號和Q信號。
進一步,所述兩個采樣保持電路和多路開關的時鐘頻率為30.72MHz,所述模數轉換器的時鐘頻率為61.44MHz。
進一步,所述兩個采樣保持電路的時鐘占空比為1/4,所述多路開關的時鐘占空比為1/2。
進一步,所述兩個采樣保持電路和多路開關同步工作。
進一步,所述模數轉換器時鐘的上升沿提前于多路開關時鐘的上升沿。
采用上述進一步方案的有益效果是,保證了模數轉換器在每一個上升沿都能夠對I信號或者Q信號進行處理。
本發明采用兩個采樣保持電路,通過新的時鐘應用實現I/Q信號復用一個模數轉換器的問題。雖然模數轉換器進行采樣的時鐘頻率增加了一倍,但面積和功耗還是比I/Q信號兩路分別用兩個模數轉換器要小,而且模數轉換器之間不存在不匹配性,只有采樣保持電路之間的不配性,通過對采樣保持電路的合理設計,采樣保持電路之間的不配性可以做到對系統沒有影響。
附圖說明
圖1為本發明復用模數轉換裝置的結構原理圖;
圖2為本發明復用模數轉換裝置時序圖。
具體實施方式
以下結合附圖對本發明的原理和特征進行描述,所舉實例只用于解釋本發明,并非用于限定本發明的范圍。
如圖1所示,本發明的復用模數轉換裝置包括第一采樣保持電路1、第二采樣保持電路2、多路開關3和模數轉換器4,其中第一采樣保持電路1和第二采樣保持電路2分別與多路開關3電連接,多路開關3與模數轉換器4電連接。
第一采樣保持電路1和第二采樣保持電路2分別接收I/Q信號中的I信號和Q信號,I信號經過第一采樣保持電路1變為IOUT+-信號,Q信號經過第二采樣保持電路2變為QOUT+-信號,第一采樣保持電路1和第二采樣保持電路2分別將IOUT+-信號和QOUT+-信號發送給多路開關3,多路開關3將接收到的IOUT+-信號和QOUT+-信號變為INP/INN信號,并將INP/INN信號發送給模數轉換器4,模數轉換器4對所接收到的INP/INN信號進行處理。
圖1中,第一采樣保持電路1的時鐘為CK1,第二采樣保持電路2的時鐘為CK2,多路開關3的時鐘為CK3,模數轉換器4的時鐘為CK_ADC;時鐘CK1、CK2、CK3和CK_ADC均由時鐘處理模塊提供。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于國民技術股份有限公司,未經國民技術股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010264941.8/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:數據發送處理方法、裝置和系統
- 下一篇:治療未破潰凍瘡的藥物





