[發明專利]Hspice兼容等效電路仿真系統及方法無效
| 申請號: | 201010197106.7 | 申請日: | 2010-06-10 |
| 公開(公告)號: | CN102279896A | 公開(公告)日: | 2011-12-14 |
| 發明(設計)人: | 曾文亮;李政憲;李昇軍;白育彰;許壽國 | 申請(專利權)人: | 鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司 |
| 主分類號: | G06F17/50 | 分類號: | G06F17/50 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 518109 廣東省深圳市*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | hspice 兼容 等效電路 仿真 系統 方法 | ||
1.一種Hspice兼容等效電路仿真系統,安裝并運行于計算機中,其特征在于,該系統包括:
資料采集模塊,用于從計算機的資料存儲單元內讀取多端口電路系統資料文件,以及從該多端口電路系統資料文件內獲取S參數矩陣;
參數檢查模塊,用于檢查S參數矩陣內的所有S參數是否滿足電路被動特性,當S參數矩陣內的S參數不滿足電路被動特性時,執行內差算法補足具有電路被動特性的S參數;
函數產生模塊,用于設定產生S參數的有理數函數所需的極值-殘值數量與系統誤差;
等效電路產生模塊,用于基于極值-殘值數量執行向量擬合算法產生S參數的有理數函數矩陣,以及根據該有理數函數矩陣仿真合成Hspice兼容等效電路。
2.如權利要求1所述的Hspice兼容等效電路仿真系統,其特征在于,所述的等效電路產生模塊還用于判斷有理數函數矩陣的均方根誤差是否小于選定的系統誤差,以及當均方根誤差大于等于系統誤差時,增加極值-殘值數量繼續執行向量擬合算法。
3.如權利要求1所述的Hspice兼容等效電路仿真系統,其特征在于,所述的多端口電路系統資料文件是以Touchstone標準文件格式存儲于資料存儲單元內。
4.如權利要求1所述的Hspice兼容等效電路仿真系統,其特征在于,所述的S參數矩陣是一種用于描述高頻電路中穿透電壓波和反射電壓波之間關系的散射矩陣。
5.如權利要求1所述的Hspice兼容等效電路仿真系統,其特征在于,所述的Hspice兼容等效電路包括電阻與相依電流源的電子元件資料。
6.一種Hspice兼容等效電路仿真方法,其特征在于,該方法包括如下步驟:
從計算機的資料存儲單元內讀取多端口電路系統資料文件;
從該多端口電路系統資料文件內獲取S參數矩陣;
檢查S參數矩陣內的所有S參數是否滿足電路被動特性;
當S參數矩陣內的S參數不滿足電路被動特性時,執行內差算法補足具有電路被動特性的S參數;
設定產生S參數矩陣的有理數函數所需的極值-殘值數量與系統誤差;
基于極值-殘值數量執行向量擬合算法產生S參數的有理數函數矩陣;
根據有理數函數矩陣仿真合成Hspice兼容等效電路。
7.如權利要求6所述的Hspice兼容等效電路仿真方法,其特征在于,該方法還包括步驟:
判斷有理數函數的均方根誤差是否小于選定的系統誤差;
當均方根誤差大于等于系統誤差時,增加極值-殘值數量繼續執行向量擬合算法。
8.如權利要求6所述的Hspice兼容等效電路仿真方法,其特征在于,所述的多端口電路系統資料文件是以Touchstone標準文件格式存儲于資料存儲單元內。
9.如權利要求6所述的Hspice兼容等效電路仿真方法,其特征在于,所述的S參數矩陣是一種用于描述高頻電路中穿透電壓波和反射電壓波之間關系的散射矩陣。
10.如權利要求6所述的Hspice兼容等效電路仿真方法,其特征在于,所述的Hspice兼容等效電路包括電阻與相依電流源的電子元件資料。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司,未經鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010197106.7/1.html,轉載請聲明來源鉆瓜專利網。





