[發(fā)明專利]環(huán)形壓控振蕩器電路有效
| 申請?zhí)枺?/td> | 201010192594.2 | 申請日: | 2010-06-01 |
| 公開(公告)號: | CN101877579A | 公開(公告)日: | 2010-11-03 |
| 發(fā)明(設計)人: | 王冬春 | 申請(專利權)人: | 廣州市廣晟微電子有限公司 |
| 主分類號: | H03K3/03 | 分類號: | H03K3/03;H03L7/099 |
| 代理公司: | 廣州嘉權專利商標事務所有限公司 44205 | 代理人: | 李柏林 |
| 地址: | 510630 廣東省*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 環(huán)形 壓控振蕩器 電路 | ||
1.環(huán)形壓控振蕩器電路,其特征在于:包括使能控制電路(1),所述使能控制電路(1)的輸出端連接有輸入電壓轉電流電路(2),所述輸入電壓轉電流電路(2)的輸出端連接有微型電流源(7),所述微型電流源(7)的輸出端連接有振蕩電路(4),所述振蕩電路(4)的輸出端連接有電平轉換電路(5),所述電平轉換電路(5)的輸出端連接有緩沖器(6)。
2.根據(jù)權利要求1所述的環(huán)形壓控振蕩器電路,其特征在于:所述輸入電源連接有電源去耦電路(8),所述電源(8)的輸出端分別與使能控制電路(1)、電壓轉電流電路(2)、微型電流源(7)、振蕩電路(4)、電平轉換電路(5)、緩沖器(6)連接。
3.根據(jù)權利要求1或2所述的環(huán)形壓控振蕩器電路,其特征在于:所述輸入電壓轉電流電路(2)為單端輸入電壓轉電流電路。
4.根據(jù)權利要求1或2所述的環(huán)形壓控振蕩器電路,其特征在于:所述輸入電壓轉電流電路(2)為差分輸入電壓轉電流電路。
5.根據(jù)權利要求1所述的環(huán)形壓控振蕩器電路,其特征在于:所述振蕩電路(4)由單數(shù)個首尾相接的反相器模塊串連組成。
6.根據(jù)權利要求5所述的環(huán)形壓控振蕩器電路,其特征在于:所述振蕩電路(4)由3個首尾相接的反相器模塊串連組成。
7.根據(jù)權利要求5或6所述的環(huán)形壓控振蕩器電路,其特征在于:所述反相器模塊包括3個PMOS管(PM14-PM16)和2個NMOS管(NM14、NM15),反相器模塊的輸入端與NMOS(NM14)的柵極連接,NMOS(NM14、NM15)的源極接地AVSS,反相器模塊的輸出端與NMOS(NM14)的漏極、NMOS(NM15)的漏極和柵極、PMOS(PM16)的漏極相連接,PMOS(PM16)的柵極與PMOS(PM14)的漏極、微型電流源(7)的輸出端連接,PMOS(PM14)的源極接電源AVDD,PMOS(PM14)的柵極與PMOS(PM15)的漏極、PMOS(PM16)的源極連接,PMOS(PM15)源極接AVDD、柵極與電壓轉電流電路(2)的輸出端連接。
8.根據(jù)權利要求3所述的環(huán)形壓控振蕩器電路,其特征在于:所述單端輸入電壓轉電流電路包括PMOS(PM5-PM10)、NMOS(NM5-NM9)和電阻(R2),其中PMOS(PM5、PM6)與NMOS(NM5)組成電流鏡電路,NMOS(NM5)的柵極作為單端輸入端,PMOS(PM5、PM6)作為電流鏡的鏡像對管,其源極接電源AVDD,柵極接恒定電流輸入Ibias,PMOS(PM7-PM8)作為MOS電容管并聯(lián)在電源AVDD與恒定電流輸入Ibias兩端,NMOS(NM5)的漏極與NMOS(NM6)的漏極和柵極、NMOS(NM7)的源極相連接,NMOS(NM7)的漏極與NMOS(NM8、NM9)的柵極相連接,NMOS(NM7)的柵極與NMOS(NM9)的漏極、PMOS(PM9)的柵極、PMOS(PM10)的柵極和漏極相連接,PMOS(PM9)的源極和漏極、PMOS(PM10)的源極與電源AVDD連接,NMOS(NM8)的漏極和源極、電阻(R2)的一端與地AVSS連接,電阻(R2)的另一端與NMOS(NM9)的源極相連接。
9.根據(jù)權利要求4所述的環(huán)形壓控振蕩器電路,其特征在于:所述差分輸入電壓轉電流電路包括PMOS(PM5-PM12)、NMOS(NM5-NM9)和電阻(R2、R3),其中PMOS(PM5-PM8)與NMOS(NM5、NM6)組成差分輸入電流鏡電路,PMOS(PM7、PM8)的柵極作為差分輸入端,PMOS(PM5、PM6)作為電流鏡的鏡像對管,其源極接電源AVDD,柵極接恒定電流輸入Ibias,PMOS(PM9-PM10)作為MOS電容管并聯(lián)在電源AVDD與恒定電流輸入Ibias兩端,NMOS(NM5)與NMOS(NM6)的漏極之間連接有電阻(R2),NMOS(NM6)的漏極和柵極、NMOS(NM7)的源極相連接,NMOS(NM7)的漏極與NMOS(NM8、NM9)的柵極相連接,NMOS(NM7)的柵極與NMOS(NM9)的漏極、PMOS(PM11)的柵極、PMOS(PM12)的柵極和漏極相連接,PMOS(PM11)的源極和漏極、PMOS(PM12)的源極與電源AVDD連接,NMOS(NM8)的漏極和源極、電阻(R3)的一端與地AVSS連接,電阻(R3)的另一端與相連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廣州市廣晟微電子有限公司,未經廣州市廣晟微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010192594.2/1.html,轉載請聲明來源鉆瓜專利網。





