[發(fā)明專利]一種單功率時(shí)鐘鐘控傳輸門三值絕熱電路及T運(yùn)算電路有效
| 申請?zhí)枺?/td> | 201010165135.5 | 申請日: | 2010-05-04 |
| 公開(公告)號(hào): | CN101834595A | 公開(公告)日: | 2010-09-15 |
| 發(fā)明(設(shè)計(jì))人: | 汪鵬君;高虹 | 申請(專利權(quán))人: | 寧波大學(xué) |
| 主分類號(hào): | H03K19/017 | 分類號(hào): | H03K19/017 |
| 代理公司: | 寧波奧圣專利代理事務(wù)所(普通合伙) 33226 | 代理人: | 程曉明 |
| 地址: | 315211 浙*** | 國省代碼: | 浙江;33 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 功率 時(shí)鐘 傳輸 門三值 絕熱 電路 運(yùn)算 | ||
1.一種單功率時(shí)鐘鐘控傳輸門三值絕熱電路,其特征在于包括第一信號(hào)采樣電路、第一互補(bǔ)信號(hào)采樣電路、第一交叉存貯結(jié)構(gòu)單元、第一NMOS晶體管和第二NMOS晶體管,所述的第一信號(hào)采樣電路的信號(hào)輸入端輸入第一輸入信號(hào),所述的第一信號(hào)采樣電路接入幅值電平對應(yīng)邏輯2的鐘控時(shí)鐘信號(hào),所述的幅值電平對應(yīng)邏輯2的鐘控時(shí)鐘信號(hào)控制所述的第一信號(hào)采樣電路對所述的第一輸入信號(hào)進(jìn)行采樣,所述的第一信號(hào)采樣電路的信號(hào)輸出端輸出所述的第一輸入信號(hào)對應(yīng)的采樣值,所述的第一互補(bǔ)信號(hào)采樣電路的信號(hào)輸入端輸入互補(bǔ)的第一輸入信號(hào),所述的第一互補(bǔ)信號(hào)采樣電路接入幅值電平對應(yīng)邏輯2的鐘控時(shí)鐘信號(hào),所述的幅值電平對應(yīng)邏輯2的鐘控時(shí)鐘信號(hào)控制所述的第一互補(bǔ)信號(hào)采樣電路對所述的互補(bǔ)的第一輸入信號(hào)進(jìn)行采樣,所述的第一互補(bǔ)信號(hào)采樣電路的信號(hào)輸出端輸出所述的互補(bǔ)的第一輸入信號(hào)對應(yīng)的采樣值,所述的第一交叉存貯結(jié)構(gòu)單元具有第一輸入端、第二輸入端、第一輸出端和第二輸出端,所述的第一交叉存貯結(jié)構(gòu)單元接入幅值電平對應(yīng)邏輯2的功率時(shí)鐘信號(hào),所述的第一NMOS晶體管的柵極與所述的第一NMOS晶體管的漏極相連接,其公共連接端接入所述的第一信號(hào)采樣電路的信號(hào)輸出端輸出的采樣值,其公共連接端并與所述的第一交叉存貯結(jié)構(gòu)單元的第一輸入端相連接,所述的第一NMOS晶體管的源極與所述的第一交叉存貯結(jié)構(gòu)單元的第一輸出端相連接,所述的第二NMOS晶體管的柵極與所述的第二NMOS晶體管的漏極相連接,其公共連接端接入所述的第一互補(bǔ)信號(hào)采樣電路的信號(hào)輸出端輸出的采樣值,其公共連接端并與所述的第一交叉存貯結(jié)構(gòu)單元的第二輸入端相連接,所述的第二NMOS晶體管的源極與所述的第一交叉存貯結(jié)構(gòu)單元的第二輸出端相連接,所述的第一交叉存貯結(jié)構(gòu)單元的第一輸出端輸出第一輸出信號(hào),所述的第一交叉存貯結(jié)構(gòu)單元的第二輸出端輸出互補(bǔ)的第一輸出信號(hào)。
2.根據(jù)權(quán)利要求1所述的一種單功率時(shí)鐘鐘控傳輸門三值絕熱電路,其特征在于所述的第一信號(hào)采樣電路主要由第三NMOS晶體管組成,所述的第三NMOS晶體管的源極作為所述的第一信號(hào)采樣電路的信號(hào)輸入端輸入所述的第一輸入信號(hào),所述的第三NMOS晶體管的柵極接入所述的幅值電平對應(yīng)邏輯2的鐘控時(shí)鐘信號(hào),所述的第三NMOS晶體管的漏極作為所述的第一信號(hào)采樣電路的信號(hào)輸出端輸出所述的第一輸入信號(hào)對應(yīng)的采樣值,所述的第三NMOS晶體管的漏極分別與所述的第一NMOS晶體管的柵極與所述的第一NMOS晶體管的漏極的公共連接端及所述的第一交叉存貯結(jié)構(gòu)單元的第一輸入端相連接;所述的第一互補(bǔ)信號(hào)采樣電路主要由第四NMOS晶體管組成,所述的第四NMOS晶體管的源極作為所述的第一互補(bǔ)信號(hào)采樣電路的信號(hào)輸入端輸入所述的互補(bǔ)的第一輸入信號(hào),所述的第四NMOS晶體管的柵極接入所述的幅值電平對應(yīng)邏輯2的鐘控時(shí)鐘信號(hào),所述的第四NMOS晶體管的漏極作為所述的第一互補(bǔ)信號(hào)采樣電路的信號(hào)輸出端輸出所述的互補(bǔ)的第一輸入信號(hào)對應(yīng)的采樣值,所述的第四NMOS晶體管的漏極分別與所述的第二NMOS晶體管的柵極與所述的第二NMOS晶體管的漏極的公共連接端及所述的第一交叉存貯結(jié)構(gòu)單元的第二輸入端相連接。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于寧波大學(xué),未經(jīng)寧波大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010165135.5/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





