[發明專利]存儲器模塊有效
| 申請號: | 201010158285.3 | 申請日: | 2007-05-16 |
| 公開(公告)號: | CN101840376A | 公開(公告)日: | 2010-09-22 |
| 發明(設計)人: | 三浦誓士;藪彰;原口嘉典 | 申請(專利權)人: | 株式會社日立制作所;爾必達存儲器股份有限公司 |
| 主分類號: | G06F12/06 | 分類號: | G06F12/06 |
| 代理公司: | 北京市金杜律師事務所 11256 | 代理人: | 王茂華;孟祥海 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 存儲器 模塊 | ||
本申請是申請日為2007年5月16日、申請號為200710103845.3、發明名稱為“存儲器模塊”的發明專利申請的分案申請。
技術領域
本發明涉及包含非易失性存儲器和信息處理裝置的信息處理系統及存儲器模塊的控制方法。
背景技術
以往,存在把閃速存儲器(32M?bit容量)和靜態隨機存取存儲器(SRAM(4M?bit容量))按疊層芯片的方式一體密封在FBGA(Finepitch?Ball?Grid?Array)型封裝中的復合型半導體存儲器。閃速存儲器和SRAM的地址輸入端子和數據輸入輸出端子相對于FBGA型封裝的輸入輸出電極共用。不過各自的控制端子分別獨立(例如,參照非專利文獻1)。
此外,存在把閃速存儲器(1GM?bit容量)和動態隨機存取存儲器(DRAM(512M?bit容量))按疊層芯片的方式一體密封在FBGA(Fine?pitch?Ball?Grid?Array)型封裝中的復合型半導體存儲器。閃速存儲器和動態隨機存取存儲器的地址輸入端子和數據輸入輸出端子以及各自的控制端子分別相對于FBGA型封裝的輸入輸出電極獨立(例如,參照非專利文獻2)。
此外,還存在把閃速存儲器和DRAM芯片一體密封在引線框型封裝中的復合型半導體存儲器。該復合型半導體存儲器中,閃速存儲器和DRAM的地址輸入端子、數據輸入輸出端子以及控制端子相對于封裝的輸入輸出電極而共用化來進行輸入輸出(例如,參照專利文獻1的圖1和圖15、專利文獻2)。
此外,還存在由作為主存儲裝置處理的閃速存儲器、高速緩沖存儲器、控制器及CPU構成的系統(例如,參照專利文獻3的圖1)。
此外,還存在由閃速存儲器、DRAM及傳送控制電路構成的半導體存儲器(例如,參照專利文獻4的圖2、專利文獻5)。
此外,存在連接多個同一種類的存儲器的存儲器模塊(參照專利文獻6、專利文獻7)。
[非專利文獻1]“復合存儲器(疊層CSP)閃速存儲器+RAM數據單”,形名LRS1380,[online],平成13年12月10日,夏普株式會社,[平成14年8月21日檢索],因特網<URLhttp://www.sharp.co.jp/products/device/flash/cmlist.html>
[非專利文獻2]“MCP數據單”,形名KBE00F005A-D411,[online],平成17年6月,三星電子株式會社,[平成18年4月10日檢索],<URLhttp://www.samsung.com/Products/Semiconductor/common/product_list.aspx?family_cd=MCP0>
[專利文獻1]日本特開平05-299616號公報
[專利文獻2]歐洲專利申請公開第0566306號說明書
[專利文獻3]日本特開平07-146820號公報
[專利文獻4]日本特開2001-5723號公報
[專利文獻5]日本特開2002-366429號公報
[專利文獻6]日本特開2002-7308號公報
[專利文獻7]日本特開2004-192616號公報
發明內容
本申請發明人在本申請之前,對移動電話及其中使用的處理器、閃速存儲器、隨機存取存儲器構成的信息處理系統進行了研究。
如圖36所示,在移動電話中使用信息處理裝置PRC、存儲器模塊MCM1和MCM2。信息處理裝置PRC由中央運算裝置CPU和SRAM控制器SRC、DRAM控制器DRC和NAND型閃速存儲器控制器NDC構成。存儲器模塊MCM1由NOR型閃速存儲器NOR?FLASH和SRAM構成。存儲器模塊MCM2由NAND型閃速存儲器NANDFLASH和DRAM構成。信息處理裝置PRC對存儲器模塊MCM1和MCM2進行存取,進行數據的讀出和寫入。
接通電源后,信息處理裝置PRC讀出NOR型閃速存儲器NORFLASH中存儲的引導數據,起動自己。然后,信息處理裝置PRC根據需要從NOR型閃速存儲器NOR?FLASH讀出應用程序,由中央運算裝置CPU執行。SRAM和DRAM作為工作存儲器發揮作用,保存中央運算裝置CPU中的計算結果。
在NAND型閃速存儲器NAND?FLASH中主要存儲音樂數據和動態圖像數據,信息處理裝置PRC根據需要從NAND型閃速存儲器NAND?FLASH向DRAM讀出音樂數據和動態圖像數據,進行音樂和動態圖像的再現。近年,以移動電話為代表的便攜設備的多功能化越來越進展,產生處理多種接口的必要。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于株式會社日立制作所;爾必達存儲器股份有限公司,未經株式會社日立制作所;爾必達存儲器股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010158285.3/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:消聲結構板
- 下一篇:攝像設備及其控制方法





