[發(fā)明專利]一種單晶體多能譜的并行幅度分析器無效
| 申請?zhí)枺?/td> | 201010145730.2 | 申請日: | 2010-04-14 |
| 公開(公告)號: | CN101806916A | 公開(公告)日: | 2010-08-18 |
| 發(fā)明(設計)人: | 熊盛青;葛良全;曾國強;賴萬昌;張慶賢;程鋒 | 申請(專利權)人: | 成都理工大學 |
| 主分類號: | G01T1/36 | 分類號: | G01T1/36 |
| 代理公司: | 北京捷誠信通專利事務所 11221 | 代理人: | 魏殿紳 |
| 地址: | 610059 四川*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 單晶體 多能 并行 幅度 分析器 | ||
1.一種單晶體多能譜的并行幅度分析器,包括:核輻射探測器、峰值保 持器、主控制器、可控高壓電源,其特征在于,所述分析器還包括:前置放大 電路、至少兩個可控增益放大器、模數轉換器ADC處理單元及數據傳輸模塊, 其中
核輻射探測器,用于將核輻射信號發(fā)送到前置放大電路中;
前置放大電路,對接收到的核輻射信號進行放大,并將放大成形后的信號 傳送到可控增益放大器;
可控增益放大器,對接收到的核輻射信號進行不同倍數的放大,并將放大 的不同倍數的核輻射信號通過不同的峰值保持器傳送到ADC處理單元;可控增 益放大器包括有兩個,其中一個為低放大倍數的可控增益放大器,另一個為高 放大倍數的可控增益放大器;所述峰值保持器包括有兩個;所述模數轉換器ADC 包括高位模數轉換器ADC與低位模數轉換器ADC;模數轉換器ADC處理單元,將 接收到的不同放大倍數的核輻射信號進行相應的轉換,并將轉換后的信號通知 到數據傳輸模塊;
所述高位模數轉換器ADC通過一峰值保持器與低放大倍數的可控增益放大 器連接,所述低位模數轉換器ADC通過另一峰值保持器與高放大倍數的可控增 益放大器連接,使高能部分的核輻射信號和低能部分的核輻射信號形成兩條核 輻射譜線;
數據傳輸模塊,采用并行數據傳輸的方式,實現譜線數據的存儲與讀取譜 線數據的連接;所述數據傳輸模塊包括復雜可編程邏輯控制器件CPLD和外部 RAM,并通過CPLD讀取模數轉換器ADC處理單元處理后的數據,然后將讀取 的數據存放在外部RAM中;
主控制器,控制所述高壓電源對核輻射探測器的高壓供電、CPLD的復位 信號及外部RAM的段偏移地址。
2.根據權利要求1所述的單晶體多能譜的并行幅度分析器,其特征在于, 所述復雜可編程邏輯控制器件CPLD包括低位模數轉換器ADC的FIFO、高位模 數轉換器ADC的FIFO、兩個先進先出FIFO控制器及讀寫外部RAM控制器,所 述低位模數轉換器ADC與高位模數轉換器ADC的FIFO分別通過先進先出FIFO 控制器連接一讀寫外部RAM控制器;所述高低位模數轉換器對應的FIFO控制 器通過接收模數轉換器以中斷的方式發(fā)出的通知后進行讀取數據,并將讀取的 數據寫入對應的FIFO中,然后由先進先出FIFO控制器從FIFO中讀取數據,且 將讀取的數據傳送到讀寫外部RAM控制器中。
3.根據權利要求1或2所述的單晶體多能譜的并行幅度分析器,其特征在 于,所述讀寫外部RAM控制器將接收到的數據發(fā)送到所述外部RAM中,外部 RAM以主控制器控制的段偏移和接收到的數據作為地址讀寫RAM中的數據。
4.根據權利要求3所述的單晶體多能譜的并行幅度分析器,其特征在于, 所述外部RAM讀取數據后將數據加1并存入該存儲單元中。
5.根據權利要求1所述的單晶體多能譜的并行幅度分析器,其特征在于, 所述外部RAM采用雙口RAM作為外部存儲單元。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都理工大學,未經成都理工大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010145730.2/1.html,轉載請聲明來源鉆瓜專利網。





