[發(fā)明專利]抑制總線串?dāng)_的自適應(yīng)時間編解碼裝置及其編解碼方法有效
| 申請?zhí)枺?/td> | 201010144090.3 | 申請日: | 2010-04-09 |
| 公開(公告)號: | CN101848059A | 公開(公告)日: | 2010-09-29 |
| 發(fā)明(設(shè)計)人: | 劉毅;楊銀堂;焦亞冬;文博 | 申請(專利權(quán))人: | 西安電子科技大學(xué) |
| 主分類號: | H04L1/00 | 分類號: | H04L1/00 |
| 代理公司: | 陜西電子工業(yè)專利中心 61205 | 代理人: | 王品華;朱紅星 |
| 地址: | 710071*** | 國省代碼: | 陜西;61 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 抑制 總線 自適應(yīng) 時間 解碼 裝置 及其 方法 | ||
1.一種抑制總線串?dāng)_的自適應(yīng)時間編碼裝置,包括:
狀態(tài)解析模塊(11),用于判斷當(dāng)前總線上輸出數(shù)據(jù)out與待傳送數(shù)據(jù)in是否存在最壞情況串?dāng)_,如果有,則標(biāo)志信號state置“1”,否則置“0”;
數(shù)據(jù)傳送模塊(12),用于根據(jù)標(biāo)志信號state,決定總線待傳送數(shù)據(jù)的傳送方式,若標(biāo)志信號state為“0”,則輸出信號next_out直接輸出待傳送數(shù)據(jù);若標(biāo)志信號state為“1”,則將輸出信號next_out的奇數(shù)位數(shù)據(jù)置為待傳送數(shù)據(jù)的奇數(shù)位數(shù)據(jù),而偶數(shù)位數(shù)據(jù)保持不變,同時將標(biāo)志信號state置為“0”;
第一寄存器R1,用于寄存標(biāo)志信號state,并將輸出接至解碼器數(shù)據(jù)選擇模塊(21)的數(shù)據(jù)選擇端flag;
第二寄存器R2,用于寄存數(shù)據(jù)傳送模塊(12)輸出信號next_out,并將輸出接至總線,同時反饋到狀態(tài)解析模塊(11)的輸入端。
2.根據(jù)權(quán)利要求1所述的抑制總線串?dāng)_的自適應(yīng)時間編碼裝置,其中所述的數(shù)據(jù)傳送模塊(12),對于標(biāo)志信號state為“1”的情況,同理亦可將輸出信號next_out的偶數(shù)位數(shù)據(jù)置為待傳送數(shù)據(jù)的偶數(shù)位數(shù)據(jù),而奇數(shù)位數(shù)據(jù)保持不變,同時將標(biāo)志信號state置為“0”。
3.一種抑制總線串?dāng)_的自適應(yīng)時間解碼裝置,包括:
數(shù)據(jù)選擇模塊(21),用于根據(jù)數(shù)據(jù)選擇信號flag選擇解碼器輸入,若數(shù)據(jù)選擇信號flag為“0”,則解碼器輸入為總線上的數(shù)據(jù),否則解碼器輸入保持不變;
第三寄存器R3,用于寄存并輸出經(jīng)解碼器得到的數(shù)據(jù)。
4.一種抑制總線串?dāng)_的自適應(yīng)時間編碼方法,包括如下步驟:
(1)判斷總線待傳送數(shù)據(jù)最壞情況串?dāng)_:
判斷條件1:如果n條總線信號線中存在任意三條相鄰的信號線,該三條信號線滿足中間線的信號發(fā)生翻轉(zhuǎn),且其相鄰的兩條線上信號的翻轉(zhuǎn)方向與中間線上信號的翻轉(zhuǎn)方向相反;或者其中兩條相鄰線上的信號發(fā)生相對翻轉(zhuǎn),另外一條線上的信號保持不變;
判斷條件2:如果2條邊界信號線中靠近屏蔽線的那條邊界線與其次邊界線,該兩條信號線上的信號發(fā)生相對翻轉(zhuǎn);
若總線待傳送數(shù)據(jù)的翻轉(zhuǎn)情況滿足以上判斷條件之一,則判為待傳送數(shù)據(jù)會引起最壞情況串?dāng)_,同時設(shè)置標(biāo)志信號state為“1”;反之判為待傳送數(shù)據(jù)不會引起最壞情況串?dāng)_,同時設(shè)置標(biāo)志信號state為“0”;
(2)根據(jù)標(biāo)志信號state作如下操作:
如果state為“0”,則表明待傳送數(shù)據(jù)不會引起最壞情況串?dāng)_,此時數(shù)據(jù)傳送模塊直接輸出待傳送數(shù)據(jù)in;
如果state為“1”,則表明待傳送數(shù)據(jù)會引起最壞情況串?dāng)_,此時數(shù)據(jù)傳送模塊輸出信號next_out的奇數(shù)位分別置為待傳送數(shù)據(jù)in的奇數(shù)位數(shù)據(jù),其偶數(shù)位數(shù)據(jù)保持不變,即將輸出信號next_out的n-1,n-3,...,1位分別置為待傳送數(shù)據(jù)in的n-1,n-3,...,1位數(shù)據(jù),其n-2,n-4,...,0位數(shù)據(jù)保持不變;
(3)根據(jù)標(biāo)志信號sate指示編碼器下一周期作如下操作:
如果state為“0”,則指示編碼器在下一個周期輸入下一個新數(shù)據(jù),并轉(zhuǎn)到步驟(1);
如果state為“1”,則指示編碼器在下一個周期輸入保持原值,并將標(biāo)志信號state置為“0”,并轉(zhuǎn)到步驟(2);
(4)將輸出信號next_out進(jìn)行寄存,并輸出至總線上。
5.根據(jù)權(quán)利要求4所述的抑制總線串?dāng)_的自適應(yīng)時間編碼方法,其中步驟(2)所述的,對于標(biāo)志信號state為“1”的情況,同理亦可將數(shù)據(jù)傳送模塊輸出信號next_out的偶數(shù)位分別置為待傳送數(shù)據(jù)in的偶數(shù)位數(shù)據(jù),其奇數(shù)位數(shù)據(jù)保持不變,將輸出信號next_out的n-2,n-4,..,0位分別置為待傳送數(shù)據(jù)in的n-2,n-4,...,0位數(shù)據(jù),其n-1,n-3,...,1位數(shù)據(jù)保持不變。
6.根據(jù)權(quán)利要求4所述的抑制總線串?dāng)_的自適應(yīng)時間編碼方法,其中步驟(1)中所述的屏蔽線,為總線與選擇信號線flag之間插入的一條地線,以避免選擇信號線flag對總線的串?dāng)_影響。
7.一種抑制總線串?dāng)_的自適應(yīng)時間解碼方法,包括如下步驟:
(A)如果數(shù)據(jù)選擇信號flag為“0”,則表示當(dāng)前從總線接收的數(shù)據(jù)為總線原始數(shù)據(jù),此時數(shù)據(jù)選擇模塊直接輸出總線數(shù)據(jù);
(B)如果數(shù)據(jù)選擇信號flag為“1”,則數(shù)據(jù)選擇模塊輸入保持不變;
(C)將輸出信號進(jìn)行寄存,并輸出解碼數(shù)據(jù)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于西安電子科技大學(xué),未經(jīng)西安電子科技大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010144090.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時數(shù)據(jù)處理的多級總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法
- 使用后向自適應(yīng)規(guī)則進(jìn)行整數(shù)數(shù)據(jù)的無損自適應(yīng)Golomb/Rice編碼和解碼
- 一種自適應(yīng)軟件UML建模及其形式化驗(yàn)證方法
- 媒體自適應(yīng)參數(shù)的調(diào)整方法、系統(tǒng)及相關(guān)設(shè)備
- 五自由度自適應(yīng)位姿調(diào)整平臺
- 采用自適應(yīng)機(jī)匣和自適應(yīng)風(fēng)扇的智能發(fā)動機(jī)
- 一種自適應(yīng)樹木自動涂白裝置
- 一種基于微服務(wù)的多層次自適應(yīng)方法
- 一種天然氣發(fā)動機(jī)燃?xì)庾赃m應(yīng)控制方法及系統(tǒng)
- 一種中心自適應(yīng)的焊接跟蹤機(jī)頭
- 一種有砟軌道沉降自適應(yīng)式軌道系統(tǒng)





