[發(fā)明專利]CPU供電電路無效
| 申請?zhí)枺?/td> | 201010135300.2 | 申請日: | 2010-03-30 |
| 公開(公告)號: | CN102207764A | 公開(公告)日: | 2011-10-05 |
| 發(fā)明(設(shè)計)人: | 柳志達(dá) | 申請(專利權(quán))人: | 鴻富錦精密工業(yè)(深圳)有限公司;鴻海精密工業(yè)股份有限公司 |
| 主分類號: | G06F1/26 | 分類號: | G06F1/26;H02M3/155 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 518109 廣東省深圳市廣東省*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | cpu 供電 電路 | ||
技術(shù)領(lǐng)域
本發(fā)明涉及一種供電電路,特別是一種電腦主板上的CPU(CentralProcessing?Unit,中央處理器)供電電路。
背景技術(shù)
一種如圖1所示的傳統(tǒng)的CPU供電電路包括一PWM(Pulse-WidthModulation,脈寬調(diào)制)控制器芯片及一驅(qū)動芯片,所述驅(qū)動芯片連接至一對MOSFET(場效應(yīng)管),所述PWM控制器芯片輸出PWM信號至所述驅(qū)動芯片以控制所述MOSFET的導(dǎo)通、斷開的次序及時間從而調(diào)整輸出至CPU的電壓。PWM信號的占空比越大,輸出電壓越大;PWM信號的占空比越小,輸出電壓越小。所述驅(qū)動芯片可為一ADP3120A芯片,其包括一Vcc電源引腳,當(dāng)該Vcc電源引腳的電壓范圍在4.15V~13.2V之間時,ADP3120A芯片可正常工作。ADP3120A芯片在一最佳工作電壓(如10V)下工作時,其輸出效率最佳,可降低電能消耗,提高整個供電電路效能。但是目前主板上的電源僅能提供12V、5V的電壓至所述驅(qū)動芯片,因此驅(qū)動芯片的輸出效率不能最優(yōu)化,造成不必要的電能浪費。
發(fā)明內(nèi)容
鑒于以上內(nèi)容,有必要提供一種較為節(jié)能的CPU供電電路。
一種CPU供電電路,包括一脈寬調(diào)制控制器芯片、一與所述脈寬調(diào)制控制器芯片相連的驅(qū)動芯片、與所述驅(qū)動芯片相連的一第一場效應(yīng)管及一第二場效應(yīng)管,所述驅(qū)動芯片接有一電源,所述脈寬調(diào)制控制器芯片輸出脈寬調(diào)制信號至所述驅(qū)動芯片以控制所述第一場效應(yīng)管及第二場效應(yīng)管的導(dǎo)通/截止?fàn)顟B(tài)從而控制輸出至CPU的電壓,所述驅(qū)動芯片的電源輸入端接有一電壓調(diào)節(jié)器,所述電壓調(diào)節(jié)器將所述電源的電壓調(diào)節(jié)至一優(yōu)化電壓值提供給所述驅(qū)動芯片內(nèi)部的電路。
相較于現(xiàn)有技術(shù),本發(fā)明CPU供電電路利用所述電壓調(diào)節(jié)器將輸出至所述驅(qū)動芯片的電源調(diào)節(jié)至一優(yōu)化電壓值,驅(qū)動芯片在該優(yōu)化電壓值下工作時,其輸出效率最高,可節(jié)省電能。
附圖說明
圖1是一傳統(tǒng)的CPU供電電路的組成圖。
圖2是本發(fā)明CPU供電電路一較佳實施方式的組成圖。
圖3是本發(fā)明CPU供電電路另一較佳實施方式的組成圖。
主要元件符號說明
PWM控制器芯片?????????????10
驅(qū)動芯片??????????????????20
電壓調(diào)節(jié)器????????????????21、30
第一運算放大器????????????23
第二運算放大器????????????25
二極管????????????????????D1
電容??????????????????????C1-C4
電阻??????????????????????R1-R2
電感??????????????????????L1
具體實施方式
請參閱圖2,本發(fā)明CPU供電電路一較佳實施方式包括一PWM控制器芯片10、一驅(qū)動芯片20、一第一場效應(yīng)管Q1及一第二場效應(yīng)管Q2。所述第一場效應(yīng)管Q1及第二場效應(yīng)管Q2均為N溝道金屬氧化物半導(dǎo)體場效應(yīng)管。所述驅(qū)動芯片20的一對驅(qū)動信號輸出端與所述第一場效應(yīng)管Q1及第二場效應(yīng)管Q2相連,所述PWM控制器芯片10輸出PWM信號至所述驅(qū)動芯片20以控制所述第一場效應(yīng)管Q1及第二場效應(yīng)管Q2的導(dǎo)通/截止次序及時間,從而控制輸出至主板上CPU的電壓。所述第一場效應(yīng)管Q1在一個周期內(nèi)導(dǎo)通的時間越長,輸出至CPU的電壓越高。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于鴻富錦精密工業(yè)(深圳)有限公司;鴻海精密工業(yè)股份有限公司,未經(jīng)鴻富錦精密工業(yè)(深圳)有限公司;鴻海精密工業(yè)股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010135300.2/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





