[發(fā)明專利]數(shù)字基帶通信芯片中實現(xiàn)SIM/USIM卡數(shù)據(jù)解析的電路結(jié)構(gòu)及方法有效
| 申請?zhí)枺?/td> | 201010133566.3 | 申請日: | 2010-03-26 |
| 公開(公告)號: | CN102201829A | 公開(公告)日: | 2011-09-28 |
| 發(fā)明(設計)人: | 王冬佳;張結(jié)華 | 申請(專利權)人: | 上海摩波彼克半導體有限公司 |
| 主分類號: | H04B1/40 | 分類號: | H04B1/40;H04M1/725 |
| 代理公司: | 上海智信專利代理有限公司 31002 | 代理人: | 王潔;鄭暄 |
| 地址: | 201204 上海市*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數(shù)字 基帶 通信 芯片 實現(xiàn) sim usim 數(shù)據(jù) 解析 電路 結(jié)構(gòu) 方法 | ||
1.一種數(shù)字基帶通信芯片中實現(xiàn)SIM/USIM卡數(shù)據(jù)解析的電路結(jié)構(gòu),其特征在于,所述的電路結(jié)構(gòu)中包括:
處理器模塊,讀寫存儲空間模塊及其它各模塊的寄存器,控制各模塊功能,并接收各模塊產(chǎn)生的中斷信號;
數(shù)據(jù)訪問模塊,將輸入輸出模塊的狀態(tài)寄存器內(nèi)的數(shù)據(jù)搬運到數(shù)據(jù)存儲空間模塊中;
數(shù)據(jù)存儲空間模塊,保存數(shù)據(jù),并供所述的處理器模塊或數(shù)據(jù)訪問模塊進行數(shù)據(jù)讀寫訪問;
數(shù)據(jù)輸入輸出模塊,接收所述的處理器模塊或數(shù)據(jù)訪問模塊的控制信號,通過時鐘信號線為SIM/USIM卡提供時鐘信號,并通過輸入輸出信號線向SIM/USIM卡發(fā)送指令數(shù)據(jù),同時將該輸入輸出信號線上的電平信號存入所述的狀態(tài)寄存器內(nèi);
計時器模塊,接收所述的處理器模塊的時間周期參數(shù)設置,并以該時間周期重復計時,計時完成通過中斷信號通知所述的處理器模塊或數(shù)據(jù)訪問模塊計時結(jié)束;
所述的處理器模塊、數(shù)據(jù)訪問模塊、數(shù)據(jù)存儲空間模塊、數(shù)據(jù)輸入輸出模塊和計時器模塊均通過內(nèi)部總線模塊交互連接。
2.根據(jù)權利要求1所述的數(shù)字基帶通信芯片中實現(xiàn)SIM/USIM卡數(shù)據(jù)解析的電路結(jié)構(gòu),其特征在于,所述的處理器模塊為ARM處理器。
3.根據(jù)權利要求1所述的數(shù)字基帶通信芯片中實現(xiàn)SIM/USIM卡數(shù)據(jù)解析的電路結(jié)構(gòu),其特征在于,所述的數(shù)據(jù)訪問模塊為DMA控制器。
4.根據(jù)權利要求1至3中任一項所述的數(shù)字基帶通信芯片中實現(xiàn)SIM/USIM卡數(shù)據(jù)解析的電路結(jié)構(gòu),其特征在于,所述的數(shù)據(jù)輸入輸出模塊為通用輸入/輸出單元。
5.一種基于權利要求1所述的電路結(jié)構(gòu)實現(xiàn)數(shù)字基帶通信芯片中SIM/USIM卡數(shù)據(jù)解析的方法,其特征在于,所述的方法包括以下步驟:
(1)所述的數(shù)字基帶通信芯片進行上電初始化處理;
(2)所述的處理器模塊控制所述的數(shù)據(jù)輸入輸出模塊與SIM/USIM卡進行數(shù)據(jù)交互通信,并將數(shù)據(jù)存入所述的數(shù)據(jù)輸入輸出模塊的狀態(tài)寄存器中;
(3)所述的計時器模塊啟動,并產(chǎn)生周期性中斷通知所述的處理器模塊和數(shù)據(jù)訪問模塊;
(4)所述的數(shù)據(jù)訪問模塊將所述的數(shù)據(jù)輸入輸出模塊的狀態(tài)寄存器中的數(shù)據(jù)存入所述的數(shù)據(jù)存儲空間模塊內(nèi);
(5)所述的處理器模塊從數(shù)據(jù)存儲空間模塊中取出數(shù)據(jù),并進行SIM/USIM卡響應數(shù)據(jù)的解析處理。
6.根據(jù)權利要求5所述的實現(xiàn)數(shù)字基帶通信芯片中SIM/USIM卡數(shù)據(jù)解析的方法,其特征在于,所述的進行上電初始化處理,包括以下步驟:
(11)所述的處理器模塊配置其它各個模塊的控制寄存器參數(shù),且各個模塊進入工作狀態(tài);
(12)所述的處理器模塊配置所述的數(shù)據(jù)輸入輸出模塊的參數(shù),且所述的數(shù)據(jù)輸入輸出模塊通過所述的時鐘信號線為SIM/USIM卡產(chǎn)生固定頻率的時鐘信號。
7.根據(jù)權利要求5所述的實現(xiàn)數(shù)字基帶通信芯片中SIM/USIM卡數(shù)據(jù)解析的方法,其特征在于,所述的處理器模塊控制所述的數(shù)據(jù)輸入輸出模塊與SIM/USIM卡進行數(shù)據(jù)交互通信,包括以下步驟:
(21)所述的處理器模塊設置所述的數(shù)據(jù)輸入輸出模塊的控制寄存器;
(22)所述的數(shù)據(jù)輸入輸出模塊通過所述的輸入輸出信號線向SIM/USIM卡發(fā)送指令數(shù)據(jù);
(23)所述的SIM/USIM卡接收到指令數(shù)據(jù)并通過所述的輸入輸出信號線返回響應數(shù)據(jù);
(24)所述的數(shù)據(jù)輸入輸出模塊將該響應數(shù)據(jù)存入內(nèi)部狀態(tài)寄存器中。
8.根據(jù)權利要求5所述的實現(xiàn)數(shù)字基帶通信芯片中SIM/USIM卡數(shù)據(jù)解析的方法,其特征在于,所述的計時器模塊啟動并產(chǎn)生周期性中斷通知所述的處理器模塊和數(shù)據(jù)訪問模塊,包括以下步驟:
(31)所述的處理器模塊設置計時器參數(shù),將計時器周期設置為SIM/USIM卡的一位數(shù)據(jù)周期的1/4~1/5之間;
(32)所述的計時器模塊根據(jù)該計時器周期產(chǎn)生相應的計時中斷,并通知所述的處理器模塊和數(shù)據(jù)訪問模塊。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海摩波彼克半導體有限公司,未經(jīng)上海摩波彼克半導體有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010133566.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





