[發(fā)明專利]用于雙線導(dǎo)體的驅(qū)動(dòng)電路和生成兩個(gè)輸出電流的方法有效
| 申請(qǐng)?zhí)枺?/td> | 201010113919.3 | 申請(qǐng)日: | 2010-02-05 |
| 公開(kāi)(公告)號(hào): | CN101799698A | 公開(kāi)(公告)日: | 2010-08-11 |
| 發(fā)明(設(shè)計(jì))人: | D·梅茨納;E·皮赫特 | 申請(qǐng)(專利權(quán))人: | 英飛凌科技股份有限公司 |
| 主分類號(hào): | G05F3/08 | 分類號(hào): | G05F3/08 |
| 代理公司: | 中國(guó)專利代理(香港)有限公司 72001 | 代理人: | 張曉冬;李家麟 |
| 地址: | 德國(guó)瑙伊比*** | 國(guó)省代碼: | 德國(guó);DE |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 雙線 導(dǎo)體 驅(qū)動(dòng) 電路 生成 兩個(gè) 輸出 電流 方法 | ||
1.一種由雙態(tài)邏輯輸入信號(hào)生成兩個(gè)互補(bǔ)輸出電流的雙線導(dǎo)體 的驅(qū)動(dòng)電路,包括:
兩個(gè)輸出級(jí),其中每個(gè)輸出級(jí)被配置為在輸出端處由所述輸入信 號(hào)生成所述兩個(gè)輸出電流中的一個(gè),且其中一個(gè)輸出級(jí)在輸出電流的 安培數(shù)方面能夠進(jìn)行調(diào)整,以及
控制器,其耦合到所述兩個(gè)輸出級(jí)并且被配置為分析在所述兩個(gè) 輸出級(jí)的輸出端出現(xiàn)的輸出電壓,在所述輸入信號(hào)狀態(tài)變化之后的至 少兩個(gè)時(shí)隙中的每一個(gè)內(nèi)生成由此導(dǎo)出的誤差信號(hào),高速緩存所述誤 差信號(hào)或從其得到的信號(hào),并在所述輸入信號(hào)的最近狀態(tài)變化之后的 任意時(shí)隙中根據(jù)所述高速緩存的誤差信號(hào)或根據(jù)從其得到的高速緩 存的信號(hào)來(lái)調(diào)整所述一個(gè)輸出級(jí)的輸出電流。
2.如權(quán)利要求1所述的驅(qū)動(dòng)電路,其中,所述誤差信號(hào)是兩個(gè)輸 出電壓之和的一半與基準(zhǔn)電壓之間的差的函數(shù)。
3.如權(quán)利要求1或2所述的驅(qū)動(dòng)電路,其中,所述誤差信號(hào)是兩個(gè) 輸出電壓之間的差的函數(shù)。
4.如權(quán)利要求1、2或3所述的驅(qū)動(dòng)電路,其中,調(diào)整所述一個(gè)輸 出級(jí)的輸出電流由所述控制器進(jìn)行,直至在所述輸入信號(hào)的多個(gè)狀態(tài) 變化內(nèi)實(shí)現(xiàn)對(duì)稱為止。
5.如前述權(quán)利要求中任何一項(xiàng)所述的驅(qū)動(dòng)電路,其中,在所述輸 入信號(hào)中,發(fā)生從一種狀態(tài)到另一種狀態(tài)的第一狀態(tài)變化和另一種狀 態(tài)到該狀態(tài)的第二狀態(tài)變化,且達(dá)到隨后的第一狀態(tài)變化的第一狀態(tài) 變化上和達(dá)到隨后的第二狀態(tài)變化的第二狀態(tài)變化上的誤差信號(hào)被 高速緩存并隨后被分析。
6.如前述權(quán)利要求中任何一項(xiàng)所述的驅(qū)動(dòng)電路,其中,還能夠通 過(guò)相應(yīng)的控制信號(hào)來(lái)調(diào)整另一輸出級(jí)的輸出安培數(shù)。
7.如權(quán)利要求6所述的驅(qū)動(dòng)電路,其中,響應(yīng)于所述輸入信號(hào)的 狀態(tài)變化,能夠通過(guò)一定的邊沿曲線和所述兩個(gè)輸出信號(hào)的邊沿曲線 來(lái)調(diào)整輸出信號(hào)變化。
8.如權(quán)利要求7所述的驅(qū)動(dòng)電路,其中,調(diào)整所述邊沿曲線,以 使所達(dá)到的信號(hào)延遲在所述輸入信號(hào)方面保持在預(yù)定時(shí)間窗內(nèi)。
9.如前述權(quán)利要求中任何一項(xiàng)所述的驅(qū)動(dòng)電路,其中,每個(gè)輸出 級(jí)包括具有負(fù)載路徑和柵極的晶體管,每個(gè)晶體管的負(fù)載路徑電路連 接在電源電壓源的端子與相應(yīng)輸出級(jí)的信號(hào)輸出端之間,以及所述晶 體管在其柵極處受到控制,從而施加相應(yīng)的輸出電流。
10.如前述權(quán)利要求中任何一項(xiàng)所述的驅(qū)動(dòng)電路,其中,所述控 制器被配置為使其以至少部分時(shí)間和/或振幅離散來(lái)處理誤差信號(hào)。
11.如前述權(quán)利要求中任何一項(xiàng)所述的驅(qū)動(dòng)電路,其中,僅在根 據(jù)一定事件的發(fā)生或不發(fā)生而做出反應(yīng)的一定時(shí)隙中高速緩存或分 析所述誤差信號(hào)。
12.如權(quán)利要求11所述的驅(qū)動(dòng)電路,其中,此類事件是至少一個(gè) 輸出信號(hào)的邊沿的發(fā)生、干擾的發(fā)生和不許可值范圍內(nèi)誤差信號(hào)的發(fā) 生。
13.一種用于在連接雙線導(dǎo)體的兩個(gè)輸出端由雙態(tài)邏輯輸入信號(hào) 生成兩個(gè)互補(bǔ)輸出電流的方法,包括步驟:
在每個(gè)輸出端由輸入信號(hào)生成輸出信號(hào),其中一個(gè)輸出電流的安 培數(shù)能夠由控制信號(hào)來(lái)調(diào)整;
分析在輸出端處實(shí)現(xiàn)的每個(gè)電壓;
在輸入信號(hào)狀態(tài)變化之后的至少兩個(gè)時(shí)隙中的每一個(gè)內(nèi)根據(jù)輸 出電壓來(lái)生成誤差信號(hào);
將所述誤差信號(hào)或從其得到的信號(hào)高速緩存,以及
在輸入信號(hào)的所達(dá)到的狀態(tài)變化之后的可選時(shí)隙中根據(jù)高速緩 存的誤差信號(hào)或根據(jù)據(jù)其高速緩存的信號(hào)來(lái)調(diào)整輸出電流。
14.如權(quán)利要求13所述的方法,其中,所述誤差信號(hào)是兩個(gè)輸出 電壓之和的一半與基準(zhǔn)電壓之間的差的函數(shù)。
15.如權(quán)利要求13或14所述的方法,其中,所述誤差信號(hào)是兩個(gè) 輸出電壓之間的差的函數(shù)。
16.如權(quán)利要求13、14或15中任何一項(xiàng)所述的方法,其中,由控 制器來(lái)進(jìn)行一個(gè)輸出級(jí)的輸出電流的調(diào)整,直至在所述輸入信號(hào)的幾 個(gè)狀態(tài)變化上實(shí)現(xiàn)對(duì)稱為止。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英飛凌科技股份有限公司,未經(jīng)英飛凌科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010113919.3/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 電流驅(qū)動(dòng)裝置的驅(qū)動(dòng)電路,電流驅(qū)動(dòng)設(shè)備及其驅(qū)動(dòng)方法
- 驅(qū)動(dòng)電路、驅(qū)動(dòng)模塊以及電機(jī)驅(qū)動(dòng)裝置
- 驅(qū)動(dòng)電路、驅(qū)動(dòng)模塊和電機(jī)驅(qū)動(dòng)設(shè)備
- 驅(qū)動(dòng)單元、驅(qū)動(dòng)方法、驅(qū)動(dòng)電路及顯示面板
- 驅(qū)動(dòng)電路、驅(qū)動(dòng)芯片及其驅(qū)動(dòng)方法
- 驅(qū)動(dòng)電機(jī)(電驅(qū)動(dòng))
- 驅(qū)動(dòng)電機(jī)(節(jié)能驅(qū)動(dòng))
- 驅(qū)動(dòng)電機(jī)(設(shè)備驅(qū)動(dòng))
- 驅(qū)動(dòng)機(jī)(驅(qū)動(dòng)軸)
- 驅(qū)動(dòng)機(jī)(電驅(qū)動(dòng))





