[發明專利]振蕩電路、DC-DC轉換器和半導體器件有效
| 申請號: | 200980136163.X | 申請日: | 2009-08-24 |
| 公開(公告)號: | CN102160291A | 公開(公告)日: | 2011-08-17 |
| 發明(設計)人: | 道吉啟 | 申請(專利權)人: | 株式會社理光 |
| 主分類號: | H03L7/085 | 分類號: | H03L7/085;H02M3/00 |
| 代理公司: | 北京市柳沈律師事務所 11105 | 代理人: | 周少杰 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 振蕩 電路 dc 轉換器 半導體器件 | ||
1.一種振蕩電路,包括:
可變頻率振蕩電路,配置為生成其頻率響應于上信號而增加并響應于下信號而減少的時鐘信號,該頻率在上限頻率和下限頻率之間連續地向上和向下;
第一延遲電路,配置為通過將從可變頻率振蕩電路輸出的時鐘信號延遲第一延遲時間,輸出第一延遲時鐘信號;
第二延遲電路,配置為通過將所述時鐘信號延遲長于第一延遲時間的第二延遲時間,輸出第二延遲時鐘信號;
第一檢測電路,配置為通過比較所述時鐘信號和第一延遲時鐘信號,檢測所述時鐘信號的高電平或低電平的持續時間等于或小于第一延遲時間;
第二檢測電路,配置為通過比較所述時鐘信號和第二延遲時鐘信號,檢測所述時鐘信號的高電平或低電平的持續時間等于或大于第二延遲時間;以及
上/下控制電路,配置為基于來自第一檢測電路的輸出信號和來自第二檢測電路的輸出信號,輸出所述上信號和所述下信號,
其中在通過第一檢測電路檢測到所述時鐘信號的高電平或低電平的持續時間等于或小于第一延遲時間時,上/下控制電路輸出下信號到可變頻率振蕩電路,并且其中在通過第二檢測電路檢測到所述時鐘信號的高電平或低電平的持續時間等于或大于第二延遲時間時,上/下控制電路輸出上信號到可變頻率振蕩電路。
2.如權利要求1所述的振蕩電路,其中第一延遲電路和第二延遲電路的每個包括多個延遲電路的串聯連接,所述多個延遲電路的每個具有短于所述時鐘信號的高電平或低電平的最短持續時間的一半的延遲時間。
3.如權利要求2所述的振蕩電路,其中所述多個延遲電路的每個包括電容器,并且其中通過所述電容器的充電/放電時間確定延遲時間。
4.如權利要求1到3的任一所述的振蕩電路,其中第二延遲電路的一部分由第一延遲電路的一部分或整體來提供。
5.如權利要求1所述的振蕩電路,其中第一檢測電路包括D型觸發器電路,其數據端提供有第一延遲時鐘信號,并且其時鐘端提供有時鐘信號,其中在D型觸發器電路的輸出端獲得第一檢測電路的輸出信號。
6.如權利要求1所述的振蕩電路,其中第二檢測電路包括D型觸發器電路,其數據端提供有通過將第二延遲時鐘信號反相而獲得的信號,并且其時鐘端提供有時鐘信號,其中在D型觸發器的輸出端獲得第二檢測電路的輸出信號。
7.如權利要求1到6的任一所述的振蕩電路,其中時鐘信號具有50%的占空比。
8.如權利要求7所述的振蕩電路,其中第一延遲時間設為上限頻率的周期的一半,并且其中第二延遲時間設為下限頻率的周期的一半。
9.一種包括開關晶體管的DC-DC轉換器,其中通過如權利要求1到8的任一所述的振蕩電路輸出的時鐘信號用作用于導通或截止所述開關晶體管的開/關信號。
10.如權利要求9所述的DC-DC轉換器,其中所述DC-DC轉換器配置作為用于無線電發送電路、無線電接收電路或無線電發送/接收電路的電源。
11.一種包括如權利要求10所述的DC-DC轉換器的半導體器件,
其中DC-DC轉換器和無線電發送電路、無線電接收電路或無線電發送/接收電路集成在同一半導體器件上。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于株式會社理光,未經株式會社理光許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200980136163.X/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種閉門裝置
- 下一篇:一種滑門雙向開鎖的轉換機構





