[發明專利]用于減少LLR緩沖區的方法和系統無效
| 申請號: | 200980110131.2 | 申請日: | 2009-03-24 |
| 公開(公告)號: | CN101978663A | 公開(公告)日: | 2011-02-16 |
| 發明(設計)人: | H·桑帕特;A·阿格拉瓦爾;J·H·林 | 申請(專利權)人: | 高通股份有限公司 |
| 主分類號: | H04L25/06 | 分類號: | H04L25/06;H03M13/45 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 張揚;王英 |
| 地址: | 美國加*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 減少 llr 緩沖區 方法 系統 | ||
相關申請的交叉引用
本申請基于35U.S.C.§.119要求2008年3月26日遞交的臨時申請序列號為61/039,775的優先權,通過參考將所述臨時申請明確地并入本文。
技術領域
本發明涉及管理參數,所述參數影響在接收機中用于存儲對數似然比(LLR)值的緩沖存儲器的空間量。
背景技術
在通信系統中,例如蜂窩電話系統中,通常在設備之間傳遞信息時存在噪聲和會干擾通信的其它環境因素。為了防止信息損失,通常在傳輸之前將要傳送的原始信息與附加信息一起編碼。在接收之后,對接收信息進行解碼以恢復原始信息。由于編碼和解碼過程,如果在發射機和接收機之間的傳輸期間損失了一些所傳輸的信息,那么通常不能使用接收信息來恢復原始信息。
圖1(現有技術)是示出這種編碼過程的簡化方框圖。多個比特100的數據經過編碼101而生成較大數量的編碼比特102。通過對每個輸入比特100產生多個編碼比特102,編碼過程會對原始數據增加冗余。編碼比特102有時被稱為“符號”。編碼器101所引入的冗余的度量通常被稱為“碼率”。在該示例中,通過碼率為1/5的編碼器104對包括“X”個數據比特的數據分組103進行編碼。碼率為1/5意味著編碼器104對數據分組103中的每個數據比特產生5個編碼比特105。編碼器104可以是turbo編碼器或Viterbi編碼器。增加的冗余防止數據傳輸中出現噪聲和干擾。
在本領域中,認為碼率為1/5的編碼器104具有相對低的碼率,因此提供相對高的冗余量。碼率為1/2的編碼器對數據分組中的每個數據比特僅產生2個編碼比特。認為碼率為1/2的編碼器具有相對高的碼率,因此提供相對低的冗余量。在編碼過程之后,一般通過調制器(未顯示)將編碼比特105一起組成塊,并且在發送到接收機之前通過映射器(未顯示)映射到星座上的點。
圖2(現有技術)是示出用于接收所發送的編碼數據的接收機的一部分的簡化方框圖。將接收信號數字化,以產生抽樣106。通過快速傅里葉變換(FFT)電路107將抽樣106轉換為符號108。解調器電路109輸出I/Q調制符號和每個符號的信噪比(SNR)度量110。然后通過對數似然比(LLR)生成器111將I/Q和SNR信息轉換成一組軟信息值,稱為LLR值。將LLR生成器111所產生的每個LLR值112存儲到LLR緩沖存儲器113中。LLR緩沖存儲器113通常是隨機訪問存儲器(RAM)。用于表示每個LLR值112的比特的數量被稱為“LLR比特寬度”。如果LLR比特寬度較大,則通常需要較大的LLR緩沖存儲器來存儲LLR值,而如果LLR比特寬度較小,則通常需要較小的LLR緩沖存儲器來存儲LLR值。然后,在與以上結合圖1所述的編碼過程相反的過程中,通過解碼器114解碼來自LLR緩沖器113的LLR值以生成數據比特115。理想地,圖2的數據比特115與圖1的原始數據比特103相同,盡管從發射機到接收機的某些傳輸中存在干擾和損失。
尋求一種降低發射機和接收機系統的總實現成本而不過度地降低系統性能的方法。
發明內容
一種系統包括發送設備(例如,無線通信設備)和接收設備(例如,無線通信設備)。在接收設備中,對數似然比(LLR)生成器生成LLR值并且將這些LLR值存儲到LLR緩沖存儲器中。用于表示每個LLR值的比特的數量被稱為“LLR比特寬度”。
在第一方案中,在接收設備中根據輸入傳輸的分組大小來調整LLR比特寬度,以便降低所需的LLR緩沖存儲量并且/或者防止超過LLR緩沖存儲器的容量。接收機的處理器可以從發射機接收通信,該發射機告知接收機所使用的分組大小。在第一方案的一個實例中,接收機使用較高性能的解調器,以便在盡管使用了較小的LLR比特寬度的情況下也能保持希望的性能。例如,在分組使用較低的調制階數例如QPSK的情況下,可以使用較高性能的解調器。在此情況下,可以容易地實現諸如極大似然(ML)解調器之類的較高性能的解調器,并且其可以具有與諸如MMSE解調器之類的較低性能的解調器類似的功耗特性。如果由于實現復雜度高或者功耗高而不能實現較高性能的解調器(例如ML解調器),那么使用消耗較少功率的較低性能的解調器以降低接收機的功耗。通常,諸如針對16QAM、64QAM和256QAM的極大似然(ML)解調器之類的較高性能的解調器的實現復雜度高并且功耗高。除了根據分組大小來調整接收機中的LLR比特寬度之外,還可以根據以下一個或多個來調整接收機中的LLR比特寬度:編碼器碼率、交織體數量和LLR緩沖器大小。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于高通股份有限公司,未經高通股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200980110131.2/2.html,轉載請聲明來源鉆瓜專利網。





