[實用新型]一種非整數倍插值裝置及信號調制系統無效
| 申請號: | 200920260720.6 | 申請日: | 2009-11-20 |
| 公開(公告)號: | CN201663654U | 公開(公告)日: | 2010-12-01 |
| 發明(設計)人: | 李輝亮 | 申請(專利權)人: | 深圳市同洲電子股份有限公司 |
| 主分類號: | H04N7/01 | 分類號: | H04N7/01;H04N5/14 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 518057 廣東省深圳市*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 整數 倍插值 裝置 信號 調制 系統 | ||
1.一種非整數倍插值裝置,其特征在于,包括地址控制器、查找表存儲器、輸入寄存器、乘法器、加法器和輸出寄存器;
所述地址控制器與查找表存儲器相連,用于根據插值后的符號率和固定時鐘的頻率,計算出存儲地址并將所述存儲地址輸入到查找表存儲器;所述查找表存儲器還與乘法器相連,用于根據地址控制器輸出的地址查找該地址中預先存儲的參數C,并輸出到乘法器;所述輸入寄存器與乘法器相連,用于接收、緩存、移位信號,并輸出到乘法器;所述乘法器還與加法器相連,用于將參數C與寄存器輸出的信號相乘,并將結果輸入加法器;所述加法器還與輸出寄存器相連,用于將乘法器輸出的結果進行相加,得到結果信號并將結果信號輸入到輸出寄存器;所述輸出寄存器用于緩存并輸出所述加法器輸出的結果信號。
2.如權利要求1所述的非整數倍插值裝置,其特征在于,所述地址控制器包括相互連接的地址累加值計算模塊和地址累加模塊,所述地址累加值計算模塊用于根據插值后的符號率和固定時鐘的頻率計算出地址平均增量和地址初始累加值,并將所述地址平均增量和地址初始累加值輸入到地址累加模塊;所述地址累加模塊,用于根據地址初始累加值和地址平均增量計算出相應的存儲地址,并輸出。
3.如權利要求1所述的非整數倍插值裝置,其特征在于,所述地址控制器包括地址累加模塊,其預先存儲有地址平均增量和地址初始累加值,根據地址初始累加值和地址平均增量累加計算出相應的存儲地址,并輸出。
4.如權利要求2所述的非整數倍插值裝置,其特征在于,所述地址累加值計算模塊還用于設置地址的精度;所述地址控制器還包括連接到地址累加模塊的位寬截取模塊,所述位寬截取模塊用于根據所述地址的精度截取所述地址累加模塊輸出的存儲地址的位寬,并輸出截取位寬后的存儲地址;所述查找表存儲器用于根據所述位寬截取模塊輸出的存儲地址,查找相應地址中預先存儲的參數C。
5.如權利要求3所述的非整數倍插值裝置,其特征在于,所述地址控制器還包括連接到地址累加模塊的位寬截取模塊,所述位寬截取模塊預先存儲了地址的精度,用于根據地址的精度截取所述地址累加模塊輸出的存儲地址的位寬,并輸出截取位寬后的存儲地址;所述查找表存儲器用于根據所述位寬截取模塊輸出的存儲地址,查找相應地址中預先存儲的參數C。
6.如權利要求1至5任一項所述的非整數倍插值裝置,其特征在于,所述查找表存儲器每一存儲地址存儲4個參數C。?
7.如權利要求1至5任一項所述的非整數倍插值裝置,其特征在于,所述加法器是流水線加法器。
8.一種信號調制系統,包括依次相連的插值成形濾波器,CIC補償插值濾波器、CIC插值濾波器、DDS載波裝置和D/A上變頻器,其特征在于,在所述CIC插值濾波器和DDS載波裝置之前還連接有如權利要求1至5任一項所述的非整數倍插值裝置;所述信號調制系統連接固定時鐘,接收數字信號和固定時鐘的信號。
9.如權利要求8所述的信號調制系統,其特征在于,所述非整數倍插值裝置的查找表存儲器每一存儲地址存儲4個參數C。
10.如權利要求8所述的信號調制系統,其特征在于,所述非整數倍插值裝置的加法器是流水線加法器。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市同洲電子股份有限公司,未經深圳市同洲電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200920260720.6/1.html,轉載請聲明來源鉆瓜專利網。





