[實用新型]具有單處理器的數字相框無效
| 申請號: | 200920175315.4 | 申請日: | 2009-08-25 |
| 公開(公告)號: | CN201491102U | 公開(公告)日: | 2010-05-26 |
| 發明(設計)人: | 章宏良 | 申請(專利權)人: | 鴻友科技股份有限公司 |
| 主分類號: | H04N1/00 | 分類號: | H04N1/00;H04N1/21 |
| 代理公司: | 北京安信方達知識產權代理有限公司 11262 | 代理人: | 劉紅梅;顏濤 |
| 地址: | 中國臺灣新竹市*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 處理器 數字 | ||
技術領域
本實用新型涉及一種數字相框,尤其涉及一種具有單處理器的數字相框來實現內建掃描功能。
背景技術
現今大部分的照片都是由數字相機所拍攝出來的。為了要瀏覽這些照片,我們必須先將數字相機中的影像數據傳送至個人計算機,再將影像數據中的照片打印出來或由顯示器輸出。隨著數字媒體的發展,傳統的厚重相本已被現今的數字相框所取代。已知的數字相框可以通過有線或無線的傳輸將影像數據存儲至數字相框內,并使影像呈現于數字相框上,因此解決了一定要使用個人計算機才能瀏覽相片的缺點,使得觀賞照片更便利且更省時。
然而,還是有部分的人使用傳統相機并將底片拿到照相館將照片沖洗出來收藏以及在傳統相機時代收藏下來大量的陳舊照片。這使得掃描儀成為將照片轉換成影像數據不可或缺的工具,但是掃描儀的使用必須連接至個人計算機,造成過程復雜且耗時。是故,內建掃描儀的數字相框將會成為有競爭力的產品之一。
目前可查詢到的內建掃描儀的數字相框皆是以雙處理器為主,特舉申請人先前申請的申請案為例(申請案號098202747)。請參閱圖1,其為已知數字相框100的電性連結圖,說明如下:一處理器102分別耦接至一掃描儀101、一顯示器103、一第一存儲單元104、一控制面板105、一遠距離遙控模塊106、一揚聲器107、一旋轉偵測器108及一感光器109。而該掃描儀101包括一掃描處理器1011分別耦接至一掃描組件1012、一模擬前極(AFE)信號處理器1013、一饋紙滾動條驅動器1014(耦接至一饋紙滾動條組件1015)、一饋紙傳感器1016及一第二存儲單元1017。此已知數字元相框100需要兩個獨立的處理器才能運作,因此造成制作成本增加、穩定度不夠、信息處理步驟繁瑣及需另外設計結合接口等缺點。再者,該已知數字相框100還有一第二存儲單元1017,因而造成數字相框體積較大的缺點。
實用新型內容
本實用新型提出一種具有單處理器的數字相框,包含:一掃描組件,用以掃描一圖片產生一模擬影像數據;一模擬轉數字組件,耦接至該掃描組件,用以將該模擬影像數據轉換成一數字元數據;一處理器,耦接至該模擬轉數字組件,用以處理來自該模擬轉數字組件的該數字元數據成為一數位圖數據;一邏輯組件,耦接至該掃描組件及該處理器,用以接收該處理器所發出的一第一信號來控制該掃描組件;一存儲單元,耦接至該處理器,用以存儲來自該處理器的該數位圖數據;以及一顯示器,耦接至該處理器,用以輸出來自該處理器的該數位圖數據。
較佳地,本實用新型所提出的上述數字相框,還包含:一饋紙滾動條組件,用以接收一圖片;以及一饋紙滾動條驅動器,耦接至該邏輯組件及該饋紙滾動條組件,用以驅動該饋紙滾動條組件,其中該邏輯組件接收該處理器所發出的一第二信號來控制該饋紙滾動條驅動器。
較佳地,本實用新型所提出的上述數字相框,還包含一饋紙傳感器,耦接至該處理器,用以當該圖片接觸到該饋紙滾動條驅動器時,發出一第三信號給該處理器。
較佳地,本實用新型所提出的上述數字相框,還包含一多合一記憶卡插槽,耦接至該處理器,用以存取一記憶卡的一數據。
較佳地,本實用新型所提出的上述數字相框,還包含至少一外接端口,分別耦接至該處理器單元,用以連接一計算機或一多媒體裝置。其中該至少一外接端口是為以下其中之一:通用串行總線(USB1.0、USB1.1、USB2.0、USB3.0)接口、推薦標準232接口(RS232)、電機電子工程學會1394標準接口(IEEE1394)或其他傳輸接口。此外,該至少一外接端口也可連接一外接掃描儀,用以傳輸來自該外接掃描儀的一圖片數據至該數字相框。
較佳地,本實用新型所提出的上述數字相框,還具有一休眠功能,用以節省耗電。
較佳地,本實用新型所提出的上述數字相框,還包含一控制面板,耦接至該處理器,用以控制該數字相框。
較佳地,本實用新型所提出的上述數字相框,其中該掃描組件是為一電荷耦合組件(CCD)或一接觸式影像感應組件(CIS),該處理器是為一數字信號處理器(Digital?Signal?Processor,DSP),該邏輯組件是為一復雜的可規劃邏輯組件(Complex?Programmable?Logic?Device,CPLD),以及該模擬轉數字組件是為一模擬前極(Analog?Front?End,AFE)信號處理電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鴻友科技股份有限公司,未經鴻友科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200920175315.4/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:可重復利用的圍護樁
- 下一篇:一種燕麥多肽及其制備方法與應用





