[發(fā)明專利]集成設(shè)備及其實(shí)現(xiàn)方法有效
| 申請(qǐng)?zhí)枺?/td> | 200910110119.3 | 申請(qǐng)日: | 2009-11-06 |
| 公開(公告)號(hào): | CN101719111A | 公開(公告)日: | 2010-06-02 |
| 發(fā)明(設(shè)計(jì))人: | 潘一 | 申請(qǐng)(專利權(quán))人: | 中興通訊股份有限公司 |
| 主分類號(hào): | G06F13/38 | 分類號(hào): | G06F13/38 |
| 代理公司: | 深圳鼎合誠知識(shí)產(chǎn)權(quán)代理有限公司 44281 | 代理人: | 郭燕 |
| 地址: | 518057 廣東省深*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 集成 設(shè)備 及其 實(shí)現(xiàn) 方法 | ||
技術(shù)領(lǐng)域
本發(fā)明涉及無線通訊領(lǐng)域,具體地說,涉及到多個(gè)通訊模塊集成的集 成設(shè)備及其實(shí)現(xiàn)方法。
背景技術(shù)
SDIO接口是SD協(xié)會(huì)(SD?Card?Association)定義的一種接口規(guī)范。 SDIO接口分三種工作模式:4bitMode,1bitMode和SPI?Mode。目前已普 遍應(yīng)用于電子設(shè)計(jì)領(lǐng)域。
USB2.0協(xié)議是USB論壇(The?USB?Implementers?Forum,簡稱USB-IF) 定義的標(biāo)準(zhǔn)規(guī)范,兼容USB1.1協(xié)議,支持低速(Low-speed)、全速 (Full-speed)、高速(Hi-speed)三種模式,其中高速模式下最高傳輸率可 達(dá)480Mbit/S,是目前最常用的接口規(guī)范之一。
目前,常見的橋接芯片包括USB?HUB芯片,多個(gè)USB和SDIO橋接 芯片等。這些橋接芯片的共同之處是將若干個(gè)不同接口的通訊模塊連接到 同一橋接芯片上,再通過橋接芯片上的一個(gè)公用接口連接到PC上去,從 而實(shí)現(xiàn)多個(gè)通訊模塊同時(shí)共存的集成設(shè)備。但是,這些集成設(shè)備中的多個(gè) 通訊模塊都是同時(shí)處于運(yùn)行狀態(tài),因而功耗大。
發(fā)明內(nèi)容
本發(fā)明所要解決的技術(shù)問題是提供一種低功耗的集成設(shè)備;同時(shí),還 提供一種低功耗的集成設(shè)備的實(shí)現(xiàn)方法。
本發(fā)明為解決其技術(shù)問題所采用的技術(shù)方案是:一種集成設(shè)備,包括 橋接芯片和若干個(gè)通訊模塊,所述橋接芯片包括用于連接PC的公用接口, 所述若干個(gè)通訊模塊均與所述橋接芯片相連;所述若干個(gè)通訊模塊中,每 一通訊模塊均與其余通訊模塊互連,以便根據(jù)約定的控制信號(hào)僅使所述若 干個(gè)通訊模塊中的一個(gè)進(jìn)入運(yùn)行狀態(tài)。
一種集成設(shè)備的實(shí)現(xiàn)方法,包括如下步驟:
將若干個(gè)通訊模塊均連接到帶有用于連接到PC的公用接口的橋接芯 片上;
在所述若干個(gè)通訊模塊中,將每一通訊模塊均與其余通訊模塊互連, 以便根據(jù)約定的控制信號(hào)僅使所述若干個(gè)通訊模塊中的一個(gè)進(jìn)入運(yùn)行狀 態(tài)。
本發(fā)明的有益效果是:由于集成設(shè)備的若干個(gè)通訊模塊之間互連,根 據(jù)約定的控制信號(hào),僅使若干個(gè)通訊模塊中的一個(gè)進(jìn)入運(yùn)行狀態(tài),從而實(shí) 現(xiàn)同一時(shí)刻只有一個(gè)模塊運(yùn)行,降低了集成設(shè)備的功耗,克服了現(xiàn)有技術(shù) 集成設(shè)備中的多個(gè)通訊模塊同時(shí)共存同時(shí)運(yùn)行而造成功耗過大的問題;同 時(shí)還避免了設(shè)備過熱的問題。
附圖說明
圖1為本發(fā)明一種實(shí)施方式集成設(shè)備的示意圖,該集成設(shè)備連接于PC 上;
圖2為本發(fā)明一種實(shí)施方式集成設(shè)備的運(yùn)行方法基本流程圖;
圖3為圖1集成設(shè)備中的一個(gè)具體例子的結(jié)構(gòu)示意圖;
圖4為圖3中的具體集成設(shè)備的詳細(xì)工作流程圖。
具體實(shí)施方式
如圖1所示,一種集成設(shè)備,包括橋接芯片2和若干個(gè)通訊模塊3。 橋接芯片2包括用于連接PC1的公用接口,若干個(gè)通訊模塊3均與橋接芯 片2相連。在若干個(gè)通訊模塊3中,每一通訊模塊3均與其余通訊模塊3 互連4,以便根據(jù)約定的控制信號(hào)僅使這若干個(gè)通訊模塊3中的一個(gè)進(jìn)入 運(yùn)行狀態(tài),而其余通訊模塊3處于待機(jī)狀態(tài)。
具體地說,若干個(gè)通訊模塊3中,每一通訊模塊3通過GPIO接口與 其余通訊模塊3互連4。每一通訊模塊3上的GPIO接口包括空中連接請(qǐng) 求GPIO接口、喚醒GPIO接口和響應(yīng)用GPIO接口;每一通訊模塊的空中 連接請(qǐng)求GPIO接口、喚醒GPIO接口與其余通訊模塊的響應(yīng)用GPIO接口 互連。其中,空中連接請(qǐng)求GPIO接口為輸出接口,用于處于待機(jī)時(shí)收到 空中連接發(fā)起的通訊連接請(qǐng)求后,通知正在處于運(yùn)行狀態(tài)的通訊模塊3進(jìn) 入待機(jī)狀態(tài),以便接收到的空中連接請(qǐng)求的通訊模塊3進(jìn)入運(yùn)行狀態(tài);喚 醒GPIO接口也為輸出接口,用于喚醒其它通訊模塊3;響應(yīng)GPIO接口為 輸入接口,用于待機(jī)時(shí)接收其它通訊模塊3通過喚醒GPIO接口輸出的喚 醒信號(hào)及運(yùn)行時(shí)接收其它通訊模塊3發(fā)起的中斷請(qǐng)求。
一種集成設(shè)備的實(shí)現(xiàn)方法包括如下步驟:
將若干個(gè)通訊模塊均連接到帶有用于連接到PC的公用接口的橋接芯 片上;
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中興通訊股份有限公司,未經(jīng)中興通訊股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200910110119.3/2.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 傳感設(shè)備、檢索設(shè)備和中繼設(shè)備
- 簽名設(shè)備、檢驗(yàn)設(shè)備、驗(yàn)證設(shè)備、加密設(shè)備及解密設(shè)備
- 色彩調(diào)整設(shè)備、顯示設(shè)備、打印設(shè)備、圖像處理設(shè)備
- 驅(qū)動(dòng)設(shè)備、定影設(shè)備和成像設(shè)備
- 發(fā)送設(shè)備、中繼設(shè)備和接收設(shè)備
- 定點(diǎn)設(shè)備、接口設(shè)備和顯示設(shè)備
- 傳輸設(shè)備、DP源設(shè)備、接收設(shè)備以及DP接受設(shè)備
- 設(shè)備綁定方法、設(shè)備、終端設(shè)備以及網(wǎng)絡(luò)側(cè)設(shè)備
- 設(shè)備、主設(shè)備及從設(shè)備
- 設(shè)備向設(shè)備轉(zhuǎn)發(fā)
- 互動(dòng)業(yè)務(wù)終端、實(shí)現(xiàn)系統(tǒng)及實(shí)現(xiàn)方法
- 街景地圖的實(shí)現(xiàn)方法和實(shí)現(xiàn)系統(tǒng)
- 游戲?qū)崿F(xiàn)系統(tǒng)和游戲?qū)崿F(xiàn)方法
- 圖像實(shí)現(xiàn)裝置及其圖像實(shí)現(xiàn)方法
- 增強(qiáng)現(xiàn)實(shí)的實(shí)現(xiàn)方法以及實(shí)現(xiàn)裝置
- 軟件架構(gòu)的實(shí)現(xiàn)方法和實(shí)現(xiàn)平臺(tái)
- 數(shù)值預(yù)報(bào)的實(shí)現(xiàn)方法及實(shí)現(xiàn)系統(tǒng)
- 空調(diào)及其冬眠控制模式實(shí)現(xiàn)方法和實(shí)現(xiàn)裝置以及實(shí)現(xiàn)系統(tǒng)
- 空調(diào)及其睡眠控制模式實(shí)現(xiàn)方法和實(shí)現(xiàn)裝置以及實(shí)現(xiàn)系統(tǒng)
- 輸入設(shè)備實(shí)現(xiàn)方法及其實(shí)現(xiàn)裝置





