[發明專利]一種FFT運算裝置及其制造方法無效
| 申請號: | 200910082404.9 | 申請日: | 2009-04-15 |
| 公開(公告)號: | CN101719117A | 公開(公告)日: | 2010-06-02 |
| 發明(設計)人: | 張學夫;閆發軍;趙朋;孫瑞偉;徐國鑫 | 申請(專利權)人: | 江蘇芯動神州科技有限公司 |
| 主分類號: | G06F17/14 | 分類號: | G06F17/14 |
| 代理公司: | 北京律誠同業知識產權代理有限公司 11006 | 代理人: | 祁建國;梁揮 |
| 地址: | 215634 江蘇省張家港保*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 fft 運算 裝置 及其 制造 方法 | ||
1.一種FFT運算裝置,包括由兩組RAM組成的存儲單元、蝶形運算單元和控制單元,其特征在于,每組RAM由兩個N/2×W的單口RAM組成,其中N為進行FFT運算的數據個數,W為數據的寬度,數據的寬度包括實部和虛部,N=LM,M為FFT處理的級數,L為2的正整數次冪;其中,兩個N/2×W的單口RAM分別對應存儲地址中的奇地址和偶地址。
2.如權利要求1所述的FFT運算裝置的控制單元,其特征在于,控制單元完成輸入數據在兩組RAM之間的切換控制。
3.如權利要求1所述的FFT運算裝置的控制單元,其特征在于,控制單元根據時序完成FFT運算的逐級運算控制。
4.如權利要求1所述的FFT運算裝置的控制單元,其特征在于,控制單元根據時序完成在每級運算中按照奇地址或者偶地址產生讀寫訪問地址。
5.一種FFT運算裝置的制造方法,包括制造由兩組RAM組成的存儲單元、蝶形運算單元和控制單元,其特征在于,在制造兩組RAM組成的存儲單元時,兩組RAM中的任意一組RAM均由兩個N/2×W的單口RAM制造而成,其中N為進行FFT運算的數據個數,W為數據的寬度,數據的寬度包括實部和虛部,N=LM,M為FFT處理的級數,L為2的正整數次冪;其中,兩個N/2×W的單口RAM分別對應存儲地址中的奇地址和偶地址。
6.如權利要求5所述的FFT運算裝置的制造方法,其特征在于,控制單元完成輸入數據在兩組RAM之間的切換控制。
7.如權利要求5所述的FFT運算裝置的制造方法,其特征在于,控制單元根據時序完成FFT運算的逐級運算控制。
8.如權利要求5所述的FFT運算裝置的制造方法,其特征在于,控制單元根據時序完成在每級運算中按照奇地址或者偶地址產生讀寫訪問地址。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于江蘇芯動神州科技有限公司,未經江蘇芯動神州科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200910082404.9/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:數據管理器
- 下一篇:再現裝置、程序、再現方法





