[發明專利]相位檢測器、相位比較器、以及時鐘同步設備無效
| 申請號: | 200910004638.1 | 申請日: | 2009-03-02 |
| 公開(公告)號: | CN101521499A | 公開(公告)日: | 2009-09-02 |
| 發明(設計)人: | 水橋比呂志;千田滿;小出元 | 申請(專利權)人: | 索尼株式會社 |
| 主分類號: | H03K3/356 | 分類號: | H03K3/356;H03L7/085 |
| 代理公司: | 北京市柳沈律師事務所 | 代理人: | 黃小臨 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 相位 檢測器 比較 以及 時鐘 同步 設備 | ||
1.一種觸發器電路,包括:
第一鎖存器電路,其接收數據信號和通過僅延遲時鐘信號的上升而獲得的上升延遲時鐘信號的輸入,在數據信號下降的狀態下根據上升延遲時鐘信號的下降而升高第一節點的信號,并且根據上升延遲時鐘信號的上升而降低第一節點的信號;
第二鎖存器電路,其接收第一節點的信號和時鐘信號的輸入,并且在第一節點的信號上升的狀態下在時鐘信號下降的定時降低第二節點的信號;
第三鎖存器電路,其接收第二節點的信號和時鐘信號的輸入,并且在時鐘信號上升的狀態下生成用于維持數據信號的輸出信號;以及
下拉電路,其利用上升延遲時鐘信號下拉第一節點的信號。
2.根據權利要求1所述的觸發器電路,其中
將上升延遲時鐘信號輸入到下拉電路,并且
通過在時鐘信號的上升時的上升延遲時鐘信號來防止第一節點的浮置。
3.根據權利要求1所述的觸發器電路,其中,將受時鐘控制的反相器電路連接到第二節點。
4.根據權利要求3所述的觸發器電路,其中
將時鐘信號和第一節點的信號輸入到受時鐘控制的反相器電路,并且
通過在時鐘信號的上升時的第一節點的信號來防止第二節點的浮置。
5.根據權利要求1所述的觸發器電路,其中
第一鎖存器電路包括串聯連接的第一p溝道晶體管、第二p溝道晶體管、以及第一n溝道晶體管,
將數據信號輸入到第一p溝道晶體管的柵極和第一n溝道晶體管的柵極,并且
將上升延遲時鐘信號輸入到第二p溝道晶體管的柵極。
6.根據權利要求1所述的觸發器電路,其中
第二鎖存器電路包括串聯連接的第三p溝道晶體管、第二n溝道晶體管、以及第三n溝道晶體管,
將時鐘信號輸入到第三p溝道晶體管的柵極和第三n溝道晶體管的柵極,并且
將第一節點的信號輸入到第二n溝道晶體管的柵極。
7.根據權利要求1所述的觸發器電路,其中
第三鎖存器電路包括串聯連接的第四p溝道晶體管、第四n溝道晶體管、以及第五n溝道晶體管,
將第二節點的信號輸入到第四p溝道晶體管的柵極和第五n溝道晶體管的柵極,以及
將時鐘信號輸入到第四n溝道晶體管的柵極。
8.根據權利要求1所述的觸發器電路,其中
下拉電路包括第六n溝道晶體管,
將上升延遲時鐘信號輸入到第六n溝道晶體管的柵極,并且
將第一節點連接到第六n溝道晶體管的源極。
9.根據權利要求2所述的觸發器電路,其中
受時鐘控制的反相器電路包括串聯連接的第五p溝道晶體管、第六p溝道晶體管、第七n溝道晶體管、以及第八n溝道晶體管,
將第一節點信號輸入到第五p溝道晶體管的柵極,
將第二節點的信號經由反相器輸入到第六p溝道晶體管的柵極和第七n溝道晶體管的柵極,并且
將時鐘信號輸入到第八n溝道晶體管的柵極。
10.一種相位檢測器,包括:
第一相位比較單元,其檢測比較時鐘的相位相對于參考時鐘的相位的偏移;
第二相位比較單元,其在參考時鐘和比較時鐘之一被延遲或超前預定時間的狀態下,檢測該比較時鐘的相位和該參考時鐘的相位的偏移;以及
AND單元,其將第一相位比較單元的輸出和第二相位比較單元的輸出的“與”輸出作為相移的檢測結果。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于索尼株式會社,未經索尼株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200910004638.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種旋轉變壓器信號解算方法及解算器
- 下一篇:電測治具





