[實用新型]一種FPGA多模式配置電路無效
| 申請號: | 200820235511.1 | 申請日: | 2008-12-23 |
| 公開(公告)號: | CN201349208Y | 公開(公告)日: | 2009-11-18 |
| 發明(設計)人: | 魏洵佳 | 申請(專利權)人: | 康佳集團股份有限公司 |
| 主分類號: | H03K19/177 | 分類號: | H03K19/177 |
| 代理公司: | 北京東正專利代理事務所(普通合伙) | 代理人: | 關松壽 |
| 地址: | 518053*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 fpga 模式 配置 電路 | ||
1、一種FPGA多模式配置電路,包括存儲器和現場可編程門陣列芯片(1),所述存儲器連接現場可編程門陣列芯片(1)并可對其進行配置控制和數據交換,其特征在于:所述存儲器為具有SPI串行總線的FLASH芯片(2),所述配置電路還包括遠程通訊芯片(7)、緩沖器(4)和數據選擇器(3),所述遠程通訊芯片(7)接入緩沖器(4)和現場可編程門陣列芯片(1),所述緩沖器(4)接入現場可編程門陣列芯片(1)和數據選擇器(3),現場可編程門陣列芯片(1)和緩沖器(4)連接數據選擇器(3)后接入FLASH芯片(2)輸入端,FLASH芯片(2)輸出端連接現場可編程門陣列芯片(1)。
2、根據權利要求1所述的一種FPGA多模式配置電路,其特征在于:所述現場可編程門陣列芯片(1)連接有JTAG編程信號插座(9)。
3、根據權利要求1所述的一種FPGA多模式配置電路,其特征在于:所述緩沖器(4)為八總線緩沖器,所述數據選擇器(3)為四二選一數據選擇器。
4、根據權利要求1所述的一種FPGA多模式配置電路,其特征在于:所述配置電路還包括一復位芯片(5)和四二輸入或門(6a-6d),復位芯片(5)的輸出與或門(6a)、或門(6d)相連;或門(6a)輸入來自現場可編程門陣列芯片(1)、八總線緩沖器(4)和復位芯片(5),輸出到或門(6b);所述或門(6b)輸入來自或門(6a)和遠程通訊芯片(7),輸出到四二選一數據選擇器(3);所述或門(6c)輸入來自現場可編程門陣列芯片(1)和遠程通訊芯片(7),輸出到或門(6d);所述或門(6d)輸入來自或門(6c)和復位芯片(5),輸出到八總線緩沖器(4)。
5、根據權利要求1所述的一種FPGA多模式配置電路,其特征在于:所述配置電路還包括電阻(81-87),所述電阻(81)為下拉電阻接現場可編程門陣列芯片(1)和八總線緩沖器(4),所述電阻(82)為下拉電阻接現場可編程門陣列芯片(1)和或門(6c),所述電阻(83-84)為上拉電阻接現場可編程門陣列芯片(1),所述電阻(85-86)為上拉電阻接現場可編程門陣列芯片(1)和八總線緩沖器(4),所述電阻(86)還接或門(6a),所述電阻(87)為上拉電阻接現場可編程門陣列芯片(1)、遠程通訊芯片(7)、或門(6b)和或門(6c)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于康佳集團股份有限公司,未經康佳集團股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200820235511.1/1.html,轉載請聲明來源鉆瓜專利網。





