[實用新型]用于電源電壓脈沖干擾的檢測電路無效
| 申請號: | 200820080099.0 | 申請日: | 2008-04-21 |
| 公開(公告)號: | CN201210174Y | 公開(公告)日: | 2009-03-18 |
| 發明(設計)人: | 霍俊杰;盛敬剛;邰曉鵬;黃金煌;徐磊 | 申請(專利權)人: | 北京同方微電子有限公司 |
| 主分類號: | G01R19/165 | 分類號: | G01R19/165 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 100083北*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 電源 電壓 脈沖 干擾 檢測 電路 | ||
技術領域
本實用新型涉及電源電壓脈沖干擾技術領域,特別是用于電源電壓脈沖干擾的檢測電路。
背景技術
在電路系統中,通常存在多種功能的電路模塊,比較說時鐘發生器電路,存儲器電路,數字邏輯電路等。為了保證整個電路系統中所有電路模塊都能正確工作需要有一個正常的電源電壓。但有時候,電源電壓上會有較大的高頻脈沖,會對系統中的一些電路模塊產生影響或者造成誤運算,甚至會有人為產生的脈沖干擾對電路系統進行攻擊。這種高頻脈沖可能是高于電源電壓的,也可能是低于電源電壓的。現有技術的檢測電路,脈沖干擾時產生的報警信號,一般都存在報警有延遲和報警信號無鎖定功能不能對其有效采樣的缺點,而且電源電壓正常情況下檢測電路的靜態功耗較高。
美國2000年7月4日發表的專利號為6085342的專利“ELECTRONIC?SYSTEM?HAVING?A?CHIP?INTEGRATED?POWER?ON?RESETCIRCUIT?WITH?GLITCH?SENSOR”是在上電復位電路中包含了一個脈沖干擾檢測電路,用來檢測電源電壓上的異常。但是該電路只能檢測低于電源電壓的脈沖干擾,對于高于電源電壓的脈沖干擾就無能為力。
中國專利CN1427954的專利“用于檢測功能干擾的電路布置”,通過放大器和門電路將集成電路的電源電壓超過電壓上限和下限的電壓波動進行響應,檢測正負兩個方向上的電壓干擾。但是該電路在無干擾的正常情況下,也要消耗一定的功耗,而且報警信號無鎖定功能,其它電路可能不能有效采樣。
發明內容
為了解決上述現有技術中存在的問題,本實用新型的目的是提供一種用于電源電壓脈沖干擾的檢測電路。它能對高于或者低于電源電壓的脈沖干擾情況進行報警,并具有報警及時、有效,且靜態功耗低的特點,以保證電路系統中其它電路模塊的正常工作。
為了達到上述發明目的,本實用新型的技術方案以如下方式實現:
用于電源電壓脈沖干擾的檢測電路,其結構特點是,它包括參考電壓產生電路、閾值比較器和鎖存器電路。電源電壓。經參考電壓產生電路低通濾波后輸出參考電壓。到閾值比較器的一個輸入端,閾值比較器的另一個輸入端與電源電壓相連。閾值比較器的輸出信號經鎖存器電路鎖定并輸出。
在上述檢測電路中,所述參考電壓產生電路包括電阻和電容。電源電壓。依次經電阻和電容接地,電阻和電容的連接點為輸出的參考電壓。
在上述檢測電路中,所述閾值比較器包括PMOS管一、PMOS管二和電阻。電源電壓分別與PMOS管一的源極和PMOS管二的柵極連接,參考電壓分別與PMOS管二的源極和PMOS管一的柵極連接。PMOS管一和PMOS管二的漏極并聯與比較器輸出端連接并經電阻接地。
本實用新型由于采用了上述結構,當電源電壓與參考電壓的偏差在一定閾值范圍內時,閾值比較器和鎖存器電路輸出為低電平,不報警;當電源電壓與參考電壓的偏差大于或者小于一定閾值范圍時,閾值比較器輸出高電平到鎖存電路鎖定并輸出報警信號。同現有技術相比,本實用新型靜態功耗低,能檢測出高于或者低于電源電壓的脈沖干擾信號,并能及時、有效地報警,保證電路系統中其它電路模塊的正常工作。
下面結合附圖和具體實施方式對本實用新型做進一步說明。
附圖說明
圖1為本實用新型的電路原理圖;
圖2為本實用新型參考電壓產生電路的電路結構圖;
圖3為本實用新型閾值比較器的電路結構圖;
圖4為本實用新型的應用框圖。
具體實施方式
參看圖1至圖3,本實用新型包括參考電壓產生電路、閾值比較器和鎖存器電路。電源電壓VDD經參考電壓產生電路低通濾波后輸出參考電壓VREF到閾值比較器的一個輸入端,閾值比較器的另一個輸入端與電源電壓VDD相連。閾值比較器的輸出信號經鎖存器電路鎖定并輸出。參考電壓產生電路包括電阻和電容,電源電壓VDD依次經電阻和電容接地,電阻和電容的連接點為輸出的參考電壓VREF。閾值比較器包括PMOS管一P1、PMOS管二P2和電阻R1。電源電壓VDD分別與PMOS管一P1的源極和PMOS管二P2的柵極連接,參考電壓VREF分別與PMOS管二P2的源極和PMOS管一P1的柵極連接,PMOS管一P1和PMOS管二P2的漏極并聯與比較器輸出端OUT連接并經電阻R1接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京同方微電子有限公司,未經北京同方微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200820080099.0/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種移開式高壓開關柜
- 下一篇:過程測量的無線通信





