[發明專利]提高射頻電路的接收靈敏度的方法及電子系統有效
| 申請號: | 200810224511.6 | 申請日: | 2008-10-17 |
| 公開(公告)號: | CN101369830A | 公開(公告)日: | 2009-02-18 |
| 發明(設計)人: | 張輝;王西強;王志飛;呂悅川;胡長俊;葉恩祥 | 申請(專利權)人: | 北京創毅視訊科技有限公司 |
| 主分類號: | H04B7/00 | 分類號: | H04B7/00;H04B1/10 |
| 代理公司: | 北京德琦知識產權代理有限公司 | 代理人: | 王琦;王誠華 |
| 地址: | 100084北京市海淀區中關村東*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 提高 射頻 電路 接收 靈敏度 方法 電子 系統 | ||
技術領域
本發明涉及電子信息技術領域,特別涉及提高射頻電路的接收靈敏度的方法及電子系統。
背景技術
眾所周知,數字電路的高頻諧波噪聲會影響射頻接收電路的接收靈敏度。當數字電路和射頻接收電路同屬于同一電子系統中時,隨著數字電路時鐘頻率的不斷提高,其高頻諧波噪音會越來越大,這些高頻諧波噪聲將干擾射頻接收電路,導致射頻接收電路的接收靈敏度降低。
為解決上述問題,現有技術通常采取將數字電路盡量遠離射頻接收電路的方式,用距離來隔離數字電路對射頻接收電路的干擾。然而,在空間很小,而性能要求很高的片上系統(SOC,System?on?Chip)、系統級封裝(SIP,System?in?Package)及模組等設計中,數字電路與射頻電路的距離很近,為了達到接近要求的射頻接收性能,需要建立電路模型,增加數字電路與射頻電路之間的隔離度來減少數字電路噪音對射頻電路的影響。
但是,一方面,所述建立模型的過程通常需要花費大量的時間和精力,使得每一個系統所需要的調試時間和周期較長,另一方面,所述建立模型的過程相當程度上依賴于技術人員的電路設計經驗,可見,采用現有技術無法有效降低同一電子系統中數字電路的噪音對射頻電路接收靈敏度的影響。
發明內容
有鑒于此,本發明的主要目的在于提供一種提高射頻電路接收靈敏度的方法,以在同時存在數字電路和射頻電路的電子系統中,有效降低數字電路對射頻電路接收靈敏度的影響,提高射頻電路的接收靈敏度。
本發明的另一個主要目的在于提供一種電子系統,以有效降低該電子系統中數字電路對射頻電路接收靈敏度的影響,提高射頻電路的接收靈敏度。
為達到上述目的,本發明的技術方案具體是這樣實現的:
一種提高射頻電路的接收靈敏度的方法,應用于同時存在數字電路和射頻電路的電子系統中,該方法包括:
根據所述射頻電路當前的接收頻段動態調節所述數字電路的最高鎖相環時鐘的時鐘頻率,使所述最高鎖相環時鐘的多次諧波頻率中的任意頻率均不處于所述射頻電路當前的接收頻段內;
根據所述最高鎖相環時鐘的時鐘頻率,調節所述電子系統中需要恒定時鐘頻率的數字電路的分頻系數,使所述需要恒定時鐘頻率的數字電路的時鐘頻率保持恒定。
較佳地,所述電子系統可以為:中國移動多媒體廣播CMMB接收設備;
所述數字電路可以為:所述CMMB接收設備中的CMMB信號接收單元;
所述射頻電路可以為:所述CMMB接收設備中的射頻信號接收與轉換單元。
一種電子系統,包括:數字電路和射頻電路,還包括:
頻率調節模塊,用于根據所述射頻電路當前的接收頻段動態調節所述數字電路的最高鎖相環時鐘的時鐘頻率,使所述最高鎖相環時鐘的多次諧波頻率中的任意頻率均不處于所述射頻電路當前的接收頻段內;并用于根據所述最高鎖相環時鐘的時鐘頻率,調節所述電子系統中需要恒定時鐘頻率的數字電路的分頻系數,使所述需要恒定時鐘頻率的數字電路的時鐘頻率保持恒定。
較佳地,所述電子系統可以為:中國移動多媒體廣播CMMB接收設備;
所述數字電路可以為:所述CMMB接收設備中的CMMB信號接收單元;
所述射頻電路可以為:所述CMMB接收設備中的射頻信號接收與轉換單元。
由上述技術方案可見,本發明所公開的提高射頻電路的接收靈敏度的方法,在同時存在數字電路和射頻電路的電子系統中,通過根據射頻電路當前的接收頻段動態調節數字電路的最高鎖相環時鐘的時鐘頻率,使最高鎖相環時鐘的多次諧波頻率中的任意頻率均不處于射頻電路當前的接收頻段內。如此,由于最高鎖相環時鐘的多次諧波頻率中的任意頻率均不處于射頻電路當前的接收頻段內,使得射頻電路的接收頻段不會出現集中的干擾信號,從而使射頻電路的接收性能得到明顯的改善。
附圖說明
圖1為本發明電子系統的組成結構示意圖。
具體實施方式
為使本發明的目的、技術方案及優點更加清楚明白,以下參照附圖并舉實施例,對本發明作進一步詳細說明。
電路干擾的形成包括三個環節:干擾源、干擾途徑和被干擾電路。在同時存在數字電路和射頻電路的電子系統中,數字電路通常是干擾源,而數字電路中產生干擾最大的當屬最高鎖相環電路的時鐘信號。該時鐘信號的多次諧波噪音通過傳導和空間耦合會傳遞給射頻電路,致使射頻電路的信噪比降低,從而導致射頻接收靈敏度降低。下面簡要介紹最高鎖相環電路、最高鎖相環時鐘和多次諧波噪音等相關概念。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京創毅視訊科技有限公司,未經北京創毅視訊科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810224511.6/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:中大型軸承套圈強制式自動上下料裝置
- 下一篇:一種內燃機用雙層過濾材料





