[發(fā)明專利]一種混合接口的閃存電路無(wú)效
| 申請(qǐng)?zhí)枺?/td> | 200810214680.1 | 申請(qǐng)日: | 2008-08-29 |
| 公開(kāi)(公告)號(hào): | CN101661792A | 公開(kāi)(公告)日: | 2010-03-03 |
| 發(fā)明(設(shè)計(jì))人: | 陳肇男;王柏祥;盧俊明;莊賀杰;袁國(guó)華 | 申請(qǐng)(專利權(quán))人: | 智微科技股份有限公司 |
| 主分類號(hào): | G11C7/10 | 分類號(hào): | G11C7/10;G06F3/06 |
| 代理公司: | 上海專利商標(biāo)事務(wù)所有限公司 | 代理人: | 陳 亮 |
| 地址: | 臺(tái)灣省新竹科學(xué)*** | 國(guó)省代碼: | 中國(guó)臺(tái)灣;71 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 混合 接口 閃存 電路 | ||
技術(shù)領(lǐng)域
本發(fā)明有關(guān)一種具有混合接口的閃存電路,更明確地說(shuō),有關(guān)一種具有串行先進(jìn)技術(shù)附加裝置(Serial?Advanced?Technology?Attachment,SATA)接口與通用串行總線(Universal?Serial?Bus,USB)接口的混合接口的閃存電路。
背景技術(shù)
請(qǐng)參考圖1。圖1為說(shuō)明先前技術(shù)的閃存電路110與120的示意圖。如圖所示,閃存電路110具有閃存(未圖標(biāo))及通用串行總線接口接頭111。因此,閃存電路110為通用串行總線接口,其透過(guò)通用串行總線接口接頭111與計(jì)算機(jī)主機(jī)140的對(duì)應(yīng)的通用串行總線接口插座141耦接,而能夠與計(jì)算機(jī)主機(jī)140經(jīng)由通用串行總線接口進(jìn)行對(duì)閃存數(shù)據(jù)的存取。計(jì)算機(jī)主機(jī)140透過(guò)通用串行總線接口插座141的電源接腳1411,提供給閃存電路110電源。因此,閃存電路110可直接插入計(jì)算機(jī)主機(jī)140的通用串行總線接口插座141并取得電源,便可與計(jì)算機(jī)主機(jī)140進(jìn)行數(shù)據(jù)的存取。閃存電路120具有閃存(未圖標(biāo))及串行先進(jìn)技術(shù)附加裝置接口接頭121。因此,閃存電路120為串行先進(jìn)技術(shù)附加裝置接口,其系透過(guò)串行先進(jìn)技術(shù)附加裝置接口接頭121與計(jì)算機(jī)主機(jī)140的對(duì)應(yīng)的外接串行先進(jìn)技術(shù)附加裝置接口插座(external?SATA,eSATA)142耦接,而能夠與計(jì)算機(jī)主機(jī)140經(jīng)由串行先進(jìn)技術(shù)附加裝置接口進(jìn)行對(duì)閃存數(shù)據(jù)的存取。然而,串行先進(jìn)技術(shù)附加裝置接口插座并無(wú)提供電源的接腳,因此,閃存電路120便需外接一電源供應(yīng)器130以取得電源,如此方可與計(jì)算機(jī)主機(jī)140經(jīng)由串行先進(jìn)技術(shù)附加裝置接口,進(jìn)行數(shù)據(jù)的存取。
根據(jù)上述,先前技術(shù)的閃存電路120無(wú)法經(jīng)由與計(jì)算機(jī)主機(jī)140的耦接而取得電源,仍需一外部的電源供應(yīng)器提供電源,如此將造成使用者極大的不便。
發(fā)明內(nèi)容
本發(fā)明提供一種混合接口的閃存電路。該閃存電路包含一外接串行先進(jìn)技術(shù)附加裝置接口與通用串行總線接口的混合接頭,用來(lái)耦接于一主機(jī)的相對(duì)應(yīng)的外接串行先進(jìn)技術(shù)附加裝置接口與通用串行總線接口的混合插座,包含一外接串行先進(jìn)技術(shù)附加裝置接口,用來(lái)接收該主機(jī)所傳送的串行先進(jìn)技術(shù)附加裝置接口信號(hào);以及一通用串行總線接口,用以于該外接串行先進(jìn)技術(shù)附加裝置接口與通用串行總線接口的混合接頭耦接于該主機(jī)的相對(duì)應(yīng)的外接串行先進(jìn)技術(shù)附加裝置接口與通用串行總線接口的混合插座時(shí),接收該主機(jī)經(jīng)由該通用串行總線接口所傳送的電源;一閃存,用來(lái)以存取數(shù)據(jù);以及一閃存控制器,耦接于該外接串行先進(jìn)技術(shù)附加裝置接口與通用串行總線接口的混合接頭,用來(lái)控制該閃存存取數(shù)據(jù)。
本發(fā)明另提供一種混合接口的閃存電路。該閃存電路包含一串行先進(jìn)技術(shù)附加裝置控制器,用來(lái)將所接收的串行先進(jìn)技術(shù)附加裝置接口信號(hào)轉(zhuǎn)換為一第一信號(hào);一處理器,耦接于該串行先進(jìn)技術(shù)附加裝置控制器,用來(lái)接收該第一信號(hào)并控制該第一信號(hào)的流向;一閃存控制器,耦接于該處理器與該串行先進(jìn)技術(shù)附加裝置控制器,用來(lái)接收經(jīng)由該處理器控制后的該第一信號(hào)并據(jù)以產(chǎn)生一第四信號(hào);一閃存,耦接于該閃存控制器,用來(lái)根據(jù)該第四信號(hào)以存取數(shù)據(jù);一直流/直流轉(zhuǎn)換器,用以接收電源,并轉(zhuǎn)換成適當(dāng)電壓以提供給該串行先進(jìn)技術(shù)附加裝置控制器、該處理器、該閃存控制器及該閃存;以及一外接串行先進(jìn)技術(shù)附加裝置接口與通用串行總線接口的混合接頭,用來(lái)耦接于一主機(jī)的相對(duì)應(yīng)的外接串行先進(jìn)技術(shù)附加裝置接口與通用串行總線接口的混合插座,包含一外接串行先進(jìn)技術(shù)附加裝置接口,耦接于該串行先進(jìn)技術(shù)附加裝置控制器,用來(lái)接收該主機(jī)所傳送的串行先進(jìn)技術(shù)附加裝置接口信號(hào);以及一通用串行總線接口,用以于該外接串行先進(jìn)技術(shù)附加裝置接口與通用串行總線接口的混合接頭耦接于該主機(jī)的相對(duì)應(yīng)的外接串行先進(jìn)技術(shù)附加裝置接口與通用串行總線接口的混合插座時(shí),接收該主機(jī)經(jīng)由該通用串行總線接口所傳送的電源并將所接收的電源提供給直流/直流變壓器。
本發(fā)明另提供一種混合接口的閃存電路。該閃存電路包含一串行先進(jìn)技術(shù)附加裝置接口實(shí)體層處理裝置,用來(lái)處理所接收的串行先進(jìn)技術(shù)附加裝置接口信號(hào);一通用串行總線接口實(shí)體層處理裝置,用來(lái)處理所接收的通用串行總線接口信號(hào);一閃存控制器,耦接于該串行先進(jìn)技術(shù)附加裝置接口實(shí)體層處理裝置及該通用串行總線接口實(shí)體層處理裝置,用來(lái)控制一閃存以存取數(shù)據(jù);及一直流/直流轉(zhuǎn)換器,用來(lái)接收電源,并轉(zhuǎn)換成適當(dāng)電壓以提供給該串行先進(jìn)技術(shù)附加裝置接口實(shí)體層處理裝置、通用串行總線接口實(shí)體層處理裝置及該閃存控制器。
附圖說(shuō)明
圖1為說(shuō)明先前技術(shù)的閃存電路的示意圖。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于智微科技股份有限公司,未經(jīng)智微科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810214680.1/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。





