[發(fā)明專利]風(fēng)扇控制電路有效
| 申請?zhí)枺?/td> | 200810178375.1 | 申請日: | 2008-11-27 |
| 公開(公告)號: | CN101737347A | 公開(公告)日: | 2010-06-16 |
| 發(fā)明(設(shè)計)人: | 柯廷錚;黃柏學(xué) | 申請(專利權(quán))人: | 英業(yè)達股份有限公司 |
| 主分類號: | F04D27/00 | 分類號: | F04D27/00;H03K19/0175;G06F1/20 |
| 代理公司: | 上海專利商標(biāo)事務(wù)所有限公司 31100 | 代理人: | 陳亮 |
| 地址: | 中國臺灣臺*** | 國省代碼: | 中國臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 風(fēng)扇 控制電路 | ||
1.一種風(fēng)扇控制電路,用以控制一風(fēng)扇的轉(zhuǎn)速,該風(fēng)扇控制電路包括:
一積分單元,接收一第一脈寬調(diào)制信號與一第二脈寬調(diào)制信號,并輸出對應(yīng) 于該第一脈寬調(diào)制信號的工作頻率的一第一電壓與對應(yīng)于該第二脈寬調(diào)制信號的 工作頻率的一第二電壓;
一第一運算放大器,耦接于該積分單元的輸出,用以比較該第一電壓與該第 二電壓;以及
一輸出單元,耦接于該第一運算放大器的輸出、該第一脈寬調(diào)制信號與該第 二脈寬調(diào)制信號,并根據(jù)該第一運算放大器的輸出,輸出該第一脈寬調(diào)制信號與該 第二脈寬調(diào)制信號其中之一以控制該風(fēng)扇。
2.如權(quán)利要求1所述的風(fēng)扇控制電路,其特征在于,該積分單元包括:
一第一積分電路,用以接收該第一脈寬調(diào)制信號并輸出該第一電壓至該第一 運算放大器的一負輸入端;以及
一第二積分電路,用以接收該第二脈寬調(diào)制信號并輸出該第二電壓至該第一 運算放大器的一正輸入端。
3.如權(quán)利要求2所述的風(fēng)扇控制電路,其特征在于,該第一積分電路包括:
一NMOS晶體管,該NMOS晶體管的漏極耦接于一第一電阻,該NMOS晶 體管的源極耦接于一接地端,且該NMOS晶體管的柵極耦接于一第二電阻,該第 二電阻的另一端耦接于該第一脈寬調(diào)制信號;以及
一第三電阻,與一電容串聯(lián),該第三電阻耦接于一電壓源,該電容耦接于該 接地端,且該第一電阻的另一端耦接于該第三電阻與該電容的一共享接點;
其中,該第三電阻與該電容的該共享接點輸出該第一電壓。
4.如權(quán)利要求2所述的風(fēng)扇控制電路,其特征在于,該第二積分電路包括:
一NMOS晶體管,該NMOS晶體管的漏極耦接于一第一電阻,該NMOS晶 體管的源極耦接于一接地端,且該NMOS晶體管的柵極耦接于一第二電阻,該第 二電阻的另一端耦接于該第二脈寬調(diào)制信號;以及
一第三電阻,與一電容串聯(lián),該第三電阻耦接于一電壓源,該電容耦接于該 接地端,且該第一電阻的另一端耦接于該第三電阻與該電容的一共享接點;
其中,該第三電阻與該電容的該共享接點輸出該第二電壓。
5.如權(quán)利要求1所述的風(fēng)扇控制電路,其特征在于,該輸出單元包括:
一第二運算放大器,該第二運算放大器的一負輸入端耦接一第一電阻,該第 一電阻的另一端耦接于該第一運算放大器的輸出;
一第二電阻,耦接于該第二運算放大器的一輸出端與該負輸入端之間;
一第一PMOS晶體管,該第一PMOS晶體管的漏極耦接于該第一脈寬調(diào)制信 號,該第一PMOS晶體管的源極耦接于該輸出單元的輸出端,且該第一P型晶體 管的柵極耦接于該第一運算放大器的輸出;以及
一第二PMOS晶體管,該第二PMOS晶體管的漏極耦接于該第二脈寬調(diào)制信 號,該第二PMOS晶體管的源極耦接于該輸出單元的輸出端,且該第二P型晶體 管的柵極耦接于該第二運算放大器的輸出;
其中,該第二運算放大器的一正輸入端耦接于一接地端。
6.如權(quán)利要求2所述的風(fēng)扇控制電路,其特征在于,該第一積分電路包括:
一NMOS晶體管,該NMOS晶體管的漏極耦接于一第一電阻,該NMOS晶 體管的源極耦接于一接地端,且該NMOS晶體管的柵極耦接于一第二電阻,該第 二電阻的另一端耦接于該第一脈寬調(diào)制信號;
一PNP晶體管,該PNP晶體管的發(fā)射極耦接于一電壓源,該PNP晶體管的 集電極耦接于一第三電阻,且該PNP晶體管的基極耦接于該第一電阻的另一端; 以及
一第四電阻,與一電容并聯(lián)耦接于該第三電阻的另一端與該接地端之間,且 該第三電阻與該第四電阻的一共享接點輸出該第一電壓。
7.如權(quán)利要求2所述的風(fēng)扇控制電路,其特征在于,該第二積分電路包括:
一NMOS晶體管,該NMOS晶體管的漏極耦接于一第一電阻,該NMOS晶 體管的源極耦接于一接地端,且該NMOS晶體管的柵極耦接于一第二電阻,該第 二電阻的另一端耦接于該第二脈寬調(diào)制信號;
一PNP晶體管,該PNP晶體管的發(fā)射極耦接于一電壓源,該PNP晶體管的 集電極耦接于一第三電阻,且該PNP晶體管的基極耦接于該第一電阻的另一端; 以及
一第四電阻,與一電容并聯(lián)耦接于該第三電阻的另一端與該接地端之間,且 該第三電阻與該第四電阻的一共享接點輸出該第二電壓。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英業(yè)達股份有限公司,未經(jīng)英業(yè)達股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810178375.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





