[發明專利]自動切換內存接口模式的閃存裝置有效
| 申請號: | 200810126522.0 | 申請日: | 2008-06-24 |
| 公開(公告)號: | CN101615422A | 公開(公告)日: | 2009-12-30 |
| 發明(設計)人: | 陳明達;林傳生;謝祥安 | 申請(專利權)人: | 威剛科技股份有限公司 |
| 主分類號: | G11C7/10 | 分類號: | G11C7/10 |
| 代理公司: | 北京信慧永光知識產權代理有限責任公司 | 代理人: | 王月玲;武玉琴 |
| 地址: | 中國臺*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 自動 切換 內存 接口 模式 閃存 裝置 | ||
技術領域
本發明涉及一種閃存裝置,特別是指一種在搭配不同型式的閃存 時,會自動切換內存接口模式的閃存裝置。
背景技術
請參考圖1,為現有技術閃存儲存裝置的系統功能方塊圖。如圖 所示,閃存儲存裝置9包含有多個閃存91、一控制器92及一系統接口 93。其中,閃存91是例如為NAND型閃存,而控制器92是通過系統 接口93來連接一應用系統(圖未示),例如:個人計算機、筆記型計算 機、工業用計算機、可攜式多媒體播放裝置、數字相機、數字攝影機 等。并且,系統接口93可為并列式ATA接口(PATA)、串行式ATA接 口(SATA)、CompactFlash接口、PCI-Express接口及USB接口等。
控制器92是通過至少一內存接口921及922(或稱為通道(Channel)) 來連接閃存91,并且每個通道可分別連接至少一閃存91。而控制器92 再針對每個內存接口921及922來分別提供控制信號923及924以控 制每一閃存91。而圖一所示者,即為一雙通道的控制器92。
由于NAND型閃存的接口存取速度可能由于制造廠商、容量大小 及制程等因素而會有所差異,在現有的閃存控制器的內存接口中,常 設計有可調整內存接口存取速度的設計。亦即,控制器可借由讀取閃 存的制造廠商代碼(Maker?Code)以及閃存本身的裝置代碼(Device?Code) 來辨識閃存的型式,并且選擇合適的接口存取速度。舉例來說,若控 制器的內存接口存取速度是支持70ns、50ns、25ns三種不同的速度(以 讀取或寫入觸發信號寬度表示–represented?by?RE#or?WE#enable? signal?width),控制器即需先以最低的速度(70ns)來存取閃存,辨識其代 碼,確定該閃存所支持的接口存取速度范圍后,再調整閃存的接口電 路,以調整接口時序(timing)的方式來選擇閃存可支持的范圍內的最高 存取速度。借以避免因接口存取速度超過閃存可支持的范圍,而導致 數據錯誤;或因接口存取速度過低,未能充分發揮儲存裝置存取效能 的現象。
而除了接口時序的差異以外,為了提高內存接口的傳輸速度,業 界更提出了多種新規格,以及用來偵測與設定不同接口模式的標準。 例如:開放式閃存接口(Open?NAND?Flash?Interface,ONFI)標準,就列 出除了回朔兼容的基本接口模式Mode0之外的另外五種不同的接口存 取模式,亦即:Mode1~5。其中,又有兩種接口其存取信號的動作模 式更支持延伸數據輸出(Extended?Data?Out,EDO)的模式,以提高在高 速存取動作中,傳輸數據的穩定性。
此外,在混合密度(Hybrid?Density)的閃存儲存裝置中,所使用的 閃存可能包含兩種或兩種以上不同型態的閃存。例如:保存單一位數 據存儲器制程技術稱為單級單元制程(Single-level-cell,SLC),而制成 的內存稱為低密度內存(Low?density?memory);保存多位數據存儲器制 程技術稱為多級單元制程(Multi-level-cell,MLC),而制成的內存則稱 為高密度內存(High?density?memory)。此時,由于控制器是同時連接兩 種以上不同型態的閃存,而控制器的內存接口雖然能調整其接口模式 或接口時序,但單一接口在同一時間,只能設定為一種模式與時序。 若同一接口同時連接兩種或兩種以上不同的閃存時,則控制器只能夠 在偵測與辨識上述兩種內存后,選擇兩種內存均支持的模式進行存取。 或者是在每次改變存取對象之前,進行調整內存接口的設定,先將接 口設定改變為即將存取的閃存所支持的模式。
然而,上述操作不論是選擇使用所有連接到同一界面的閃存都支 持的存取模式(通常是速度最慢者),或者是在存取內存之前,頻繁地改 變內存接口的設定,都不能達到充分發揮儲存裝置的存取效能,同時 避免數據錯誤的目的。
發明內容
有鑒于此,本發明所要解決的技術問題在于,在完成閃存的偵測、 辨識操作等初始設定程序之后,即可配合內存接口上所連接的各個閃 存所支持的不同存取接口模式,而分別進行設定相關的存取時序及標 準等設定值,進而使內存接口在之后正常運作狀態下,能自動依據目 前所欲存取的閃存以及相對的設定值而進行切換內存接口的接口模 式,以達到充分發揮儲存裝置存取速度,以及有效避免數據錯誤的目 的。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于威剛科技股份有限公司,未經威剛科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810126522.0/2.html,轉載請聲明來源鉆瓜專利網。





