[發明專利]串行外圍接口電路及具有串行外圍接口電路的顯示器裝置有效
| 申請號: | 200810095295.X | 申請日: | 2008-05-09 |
| 公開(公告)號: | CN101577099A | 公開(公告)日: | 2009-11-11 |
| 發明(設計)人: | 廖建權 | 申請(專利權)人: | 聯詠科技股份有限公司 |
| 主分類號: | G09G3/36 | 分類號: | G09G3/36;G09G5/36;G09G5/39;G06F13/38 |
| 代理公司: | 北京市柳沈律師事務所 | 代理人: | 蒲邁文 |
| 地址: | 中國臺灣新竹*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 串行 外圍 接口 電路 具有 顯示器 裝置 | ||
技術領域
本發明涉及一種串行外圍接口電路以及采用此串行外圍接口電路的顯示器。
背景技術
近年來,液晶顯示器的應用越來越廣泛,許多消費類電子產品,比如手機、計算機屏幕均采用了液晶顯示器作為顯示的設備。通常,液晶顯示器包括液晶顯示面板,用于驅動此液晶顯示面板的驅動電路,及用于存儲此液晶顯示面板初始化數據的存儲裝置。此驅動電路和存儲裝置之間的數據傳輸主要采用串行外圍接口(Serial?Peripheral?Interface,底下簡稱SPI),其允許在驅動電路(主裝置)和存儲裝置(從裝置)之間進行串行數據交換。
傳統上,前述的串行外圍接口主要分為三端口串行外圍接口和四端口串行外圍接口。
圖1是已知用于液晶顯示器的四端口串行外圍接口電路的結構示意圖。此四端口串行外圍接口電路100包括液晶面板驅動電路110及串行存儲裝置120(在此以串行快閃存儲器為例說明)。此液晶面板驅動電路110包括微處理器(MCU)130。此微處理器130及串行存儲裝置120分別包括用于傳輸芯片使能信號CE(Chip?Enable)的芯片使能端131與121,用于傳輸串行時鐘信號SCK的串行時鐘端132與122,用于輸入數據信號SI(Serial?Data?In,如圖的SI)的數據輸入端133與123,及用于輸出數據信號SO(Serial?Data?Out,如圖的SO)的數據輸出端134與124。而微處理器130為四端口串行外圍接口電路100的主裝置,串行存儲裝置120為四端口串行外圍接口電路100的從裝置。
請一并參閱圖2,為圖1所示的四端口串行外圍接口電路100在主裝置讀取周期(Master?Read?Cycle)中的時序控制示意圖。數據傳輸開始前,此微處理器130的芯片使能端131輸出低電位的芯片使能信號CE(如圖示的反相芯片使能信號CE#為高電位)至此串行存儲裝置120的芯片使能端121,使此串行存儲裝置120的數據輸出端124被設為高阻抗(High?Impedance)。數據傳輸開始時,此微處理器130的芯片使能端131輸出高電位的芯片使能信號CE(如圖示的反相芯片使能信號CE#為低電位)至此串行存儲裝置120的芯片使能端121,告知串行存儲裝置120通信開始。
然后此微處理器130由其串行時鐘端132輸出八個時鐘SCK至此串行存儲裝置120的串行時鐘端122,并且由其數據輸入端134在這八個時鐘內傳送讀取指令(Read?Instruction)至串行存儲裝置120的數據輸出端123,以便告知串行存儲裝置120,此為數據讀取周期(Read?Cycle)。當在第八個時鐘的下降沿(Clock?Falling?Edge)時,此串行存儲裝置120將其數據輸出端124設為正常輸出狀態,然后根據接收的時鐘由其數據輸出端124輸出數據到微處理器130。當數據傳輸結束后,此微處理器130的芯片使能端131重新輸出低電位的芯片使能信號CE(如圖示的反相芯片使能信號CE#為高電位)至此串行存儲裝置120的芯片使能端121,使此串行存儲裝置120的數據輸出端124設為高阻抗。
請一并參閱圖3,為圖1所示的四端口串行外圍接口電路100的主裝置寫入周期(Master?Write?Cycle)中的時序控制示意圖。數據傳輸開始時,微處理器130的芯片使能端131輸出高電位的芯片使能信號CE(如圖示的反相芯片使能信號CE#為低電位)至此串行存儲裝置120的芯片使能端121,告知串行存儲裝置120開始傳輸。然后微處理器130由其串行時鐘端132輸出八個時鐘SCK至此串行存儲裝置120的串行時鐘端122,并且由其數據輸入端134在這八個時鐘內傳送寫入指令(Write?Instruction)至串行存儲裝置120的數據輸出端123,以便告知串行存儲裝置120,此次通信為數據寫入周期(Write?Cycle)。
當在第八個時鐘的下降沿(Clock?Falling?Edge)時,微處理器130根據時鐘SCK,由其數據輸出端123輸出數據至串行存儲裝置120。當數據傳輸結束后,微處理器130的芯片使能端131重新輸出低電位的芯片使能信號CE(如圖示的反相芯片使能信號CE#為高電位)至串行存儲裝置120的芯片使能端124。在數據寫入周期,此串行存儲裝置120的數據輸出端123始終維持高阻抗。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯詠科技股份有限公司,未經聯詠科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810095295.X/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:頂部開口交叉編織結構
- 下一篇:一種環行閉合結構的汽車后地板骨架總成





