[發明專利]一種發光二極管恒流驅動電路無效
| 申請號: | 200810066805.0 | 申請日: | 2008-04-11 |
| 公開(公告)號: | CN101262729A | 公開(公告)日: | 2008-09-10 |
| 發明(設計)人: | 蔣自明;鐘昌賢;陳志軍;趙鑫 | 申請(專利權)人: | 深圳市聯德合微電子有限公司 |
| 主分類號: | H05B37/02 | 分類號: | H05B37/02 |
| 代理公司: | 深圳市順天達專利商標代理有限公司 | 代理人: | 郭偉剛 |
| 地址: | 518057廣東省深*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 發光二極管 驅動 電路 | ||
1、一種發光二極管恒流驅動電路,包括第一移位寄存器(3)、鎖存器(2)和恒流輸出級(1),其特征在于,還包括與所述恒流輸出級(1)連接的第二移位寄存器(4)、用于控制數據的流向及控制第一移位寄存器(3)和第二移位寄存器(4)復用功能的讀寫控制器(5)以及通過所述讀寫控制器(5)將數據固化在其中的只讀存儲器(6)。
2、根據權利要求1所述的發光二極管恒流驅動電路,其特征在于,所述第一移位寄存器(3)為16位移位寄存器,所述第二移位寄存器(4)為80位移位寄存器,所述鎖存器(2)為16位鎖存器,所述恒流輸出級(1)為16位恒流輸出級。
3、根據權利要求2所述的發光二極管恒流驅動電路,其特征在于,采用PDIP24、SOP24或SSOP24的封裝形式,包括以下24個引腳:串行數據輸入端DAI、串行數據輸出端DAO、數據鎖存控制端LAT、輸出使能控制端EN、時鐘信號輸入端DCK、外接電阻輸入端REXT、芯片電源VDD、控制邏輯及驅動電流接地端GND、恒流源輸出端OUT0-OUT15。
4、根據權利要求3所述的發光二極管恒流驅動電路,其特征在于,所述串行數據輸入端DAI和串行數據輸出端DAO為第一移位寄存器(3)和第二移位寄存器(4)共用的數據輸入輸出端。
5、根據權利要求4所述的發光二極管恒流驅動電路,其特征在于,還包括受所述讀寫控制器(5)控制的第一切換開關S1和第二切換開關S2,用于切換第一移位寄存器(3)和第二移位寄存器(4)的復用功能。
6、根據權利要求5所述的發光二極管恒流驅動電路,其特征在于,所述讀寫控制器(5)包括與數據鎖存控制端LAT相連的位計數器LAT-Count,所述位計數器LAT-Count的輸出分別是第二移位寄存器(4)移位輸出控制、只讀存儲器(6)寫入控制及開關S1、S2切換控制的信號。
7、根據權利要求6所述的發光二極管恒流驅動電路,其特征在于,所述時鐘信號輸入端DCK、數據鎖存控制端LAT和位計數器LAT-Count的輸出相與而產生第二移位寄存器(4)的時鐘信號。
8、根據權利要求7所述的發光二極管恒流驅動電路,其特征在于,所述恒流輸出級(1)還包括用于電流微調的晶體管MP3、MP4、MP5、MP6及MP7以及用于電流調節支路并由從第二移位寄存器(4)中讀出的開關信號SN_1-SN_5控制的晶體管MPS1、MPS2、MPS3、MPS4及MPS5。
9、根據權利要求8所述的發光二極管恒流驅動電路,其特征在于,所述時鐘信號輸入端DCK保持高電平,位計數器LAT-Count輸出溢出,再將數據鎖存控制端LAT作為時鐘信號將輸入數據從串行數據輸入端DAI移入第二移位寄存器(4)。
10、根據權利要求9所述的發光二極管恒流驅動電路,其特征在于,所述第二移位寄存器(4)在所述讀寫控制器(5)的控制下,將白平衡調節數據傳輸到所述恒流輸出級(1),所述恒流輸出級(1)會將診錯信息數據傳輸到所述第一移位寄存器(3)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市聯德合微電子有限公司,未經深圳市聯德合微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810066805.0/1.html,轉載請聲明來源鉆瓜專利網。





