[實用新型]帶有新型復位信號的微控制器有效
| 申請號: | 200720199304.0 | 申請日: | 2007-12-14 |
| 公開(公告)號: | CN201177788Y | 公開(公告)日: | 2009-01-07 |
| 發明(設計)人: | 岳衛杰;張繼文;潘松;陳光勝 | 申請(專利權)人: | 上海海爾集成電路有限公司 |
| 主分類號: | G06F1/24 | 分類號: | G06F1/24;G06F15/78 |
| 代理公司: | 北京同立鈞成知識產權代理有限公司 | 代理人: | 劉芳 |
| 地址: | 200030上海*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 帶有 新型 復位 信號 控制器 | ||
技術領域
本實用新型涉及一種微控制器,特別是一種帶有新型復位信號的微控制器。
背景技術
隨著深亞微米CMOS集成電路生產工藝的不斷進步,目前可以把復雜的微控制器(Microprocessor?Control?Unit,簡稱:MCU)的內核集成在一塊芯片上,同時留有足夠的硅片面積用于實現復雜的存儲器和外設邏輯。利用這些功能強大而且便宜的MCU使得系統的集成度不斷提高,同時也大大增強了MCU數據處理及流程控制的能力。但是隨著系統結構的復雜程度提高以及應用程序越來越大,使得MCU的抗干擾性越來越不好,在許多信號輸出的地方都要增加其抗干擾性,尤其是復位信號,若MCU在正常工作時經常被干擾復位,會給MCU帶來很大的負擔。
實用新型內容
本實用新型的目的是提供一種帶有新型復位信號的微控制器,使得其上的復位信號可增加抗干擾性。
為了實現本實用新型上述目的,本實用新型提供的帶有新型復位信號的微控制器,包括:內核和外設,通過總線相連接,還包括:通過輸入的時鐘信號可產生二級四段流水線同步時鐘信號、通過輸入的復位信號可產生同步、異步復位信號的時鐘復位邏輯單元,所述時鐘復位單元置于所述內核內部;用于對所述同步、異步復位信號進行濾波的復位信號濾波單元,與所述時鐘復位邏輯單元相連接,置于所述內核內部;所述復位信號濾波單元的輸出與所述內核和外設相連接。
還包括:用以提供所述時鐘信號的外部晶振單元,與所述時鐘復位邏輯單元輸入端相連接。
所述復位信號為晶振起振檢振復位信號,所述帶有新型復位信號的微控制器還包括:用以提供所述晶振起振檢振復位信號的晶振起振檢振單元,與所述時鐘復位邏輯單元輸入端相連接。
所述復位信號為電壓檢測復位信號,所述帶有新型復位信號的微控制器還包括:用以提供所述電壓檢測復位信號的上電延時復位邏輯單元,與所述時鐘復位邏輯單元輸入端相連接。
所述復位信號為上電檢測復位信號,所述帶有新型復位信號的微控制器還包括:用以提供所述上電檢測復位信號的低電壓指令邏輯單元,與所述時鐘復位邏輯單元相連接。
所述復位信號濾波單元為:同步計數器或RS觸發器。
本實用新型的帶有新型復位信號的微控制器通過其上設有的時鐘復位邏輯單元及復位信號濾波單元,可以實現微控制器的內核和外設的復位,并且其復位信號具有較強的抗干擾能力,并可防止微控制器的誤觸發。
附圖說明
圖1為本實用新型帶有新型復位信號的微控制器的結構示意圖;
圖2為本實用新型帶有新型復位信號的微控制器的另一結構示意圖。
下面通過附圖和實施例,對本實用新型的技術方案做進一步的詳細描述。
具體實施方式
如圖1所示,為本實用新型帶有新型復位信號的微控制器的結構示意圖。本實用新型的帶有新型復位信號的微控制器主要包括內核1和外設2,它們之間通過總線相連接;在內核內還包括一時鐘復位邏輯單元11和復位信號濾波單元12,時鐘復位邏輯單元11輸出的同步、異步復位信號輸入復位信號濾波單元12進行濾波,再輸出的同步、異步復位信號用于內核1和外設2的復位。其中時鐘復位邏輯單元11的功能為:為內核1產生二級四段流水線結構所需的同步時鐘信號;同時產生同步、異步復位信號。同步、異步復位信號與復位信號濾波單元12連接,通過復位信號濾波單元12產生與內核1和外設2相連接的同步、異步復位信號,對內核1和外設2內的裝置進行復位。這些復位信號具體可以用于特殊寄存器堆的復位、MCU端口的復位、MCU電壓工作的復位以及MCU的外設2中裝置的復位。在內核2內加入復位信號濾波單元12后,同步、異步復位信號通過該復位信號濾波單元12后,有較強的抗干擾能力,可防止微控制器的誤觸發。
如圖2所示,為本實用新型帶有新型復位信號的微控制器的另一結構示意圖。本實用新型的帶有新型復位信號的微控制器除了包括內核1和外設2外,還包括:外部晶振單元3,與時鐘復位邏輯單元11的輸入端相連接,用以產生時鐘信號;晶振起振檢振單元4,與時鐘復位邏輯單元11的輸入端相連接,用以產生晶振起振檢振復位信號;上電延時復位邏輯單元5,與時鐘復位邏輯單元11的輸入端相連接,用以產生電壓檢測復位信號;低電壓指令邏輯單元6,與時鐘復位邏輯單元11的輸入端相連接,用以產生上電檢測復位信號。這些輸入時鐘復位邏輯單元11的時鐘信號及復位信號再通過復位信號濾波單元12后,可以增加各種復位信號的抗干擾性,防止芯片誤觸發。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海海爾集成電路有限公司,未經上海海爾集成電路有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200720199304.0/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:噴氣織機上裝配共軛凸輪軸的快速同步裝置
- 下一篇:板式往復油封





