[實用新型]一種閃存陣列裝置無效
| 申請?zhí)枺?/td> | 200720198886.0 | 申請日: | 2007-12-05 |
| 公開(公告)號: | CN201142229Y | 公開(公告)日: | 2008-10-29 |
| 發(fā)明(設計)人: | 舒曼·拉菲扎德;保羅·威爾曼;林貽基;胡英 | 申請(專利權)人: | 蘇州壹世通科技有限公司 |
| 主分類號: | G11C7/10 | 分類號: | G11C7/10;G11C16/00 |
| 代理公司: | 上海專利商標事務所有限公司 | 代理人: | 陳亮 |
| 地址: | 215021江蘇省蘇州工業(yè)*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 閃存 陣列 裝置 | ||
技術領域
本實用新型涉及閃存裝置,尤其涉及一種將閃存模塊以陣列形式設置的存儲裝置。
背景技術
閃存(flash?memory)存儲技術,如NAND閃存,相對于傳統(tǒng)的基于磁盤的存儲具有明顯的電力消耗和可靠性的優(yōu)勢,在便攜式和嵌入式系統(tǒng)中特別有利,可以最大限度減少包括二級存儲在內的系統(tǒng)組件的電力消耗。傳統(tǒng)的磁盤在低功耗和高性能之間的交替運作,會過早磨損它們轉動的部件,使得整個存儲系統(tǒng)無法工作。因此可以嘗試使用閃存存儲來代替?zhèn)鹘y(tǒng)的比如硬盤存儲的磁盤存儲。
但是,在嘗試作替代的過程中遇到這一問題,閃存存儲與傳統(tǒng)的磁盤存儲相比,其容量受到了限制,使得閃存存儲在高容量性價比中每單位存儲要比磁盤花費更多的成本。而且,當閃存容量變大時,其存取速度會隨著容量的變大而減小。
發(fā)明內容
本實用新型的目的在于解決上述問題,提供了一種閃存陣列裝置,加大存儲容量、加快存取速度、降低了功耗。
本實用新型的技術方案為:本實用新型揭示了一種閃存陣列裝置,包括:
物理輸入/輸出接口,與外界進行數(shù)據(jù)傳輸;
多個閃存模塊組成的閃存陣列;
閃存陣列控制器,設置在該物理輸入/輸出接口和該閃存陣列之間,進一步包括:
塊映射單元,在該物理輸入/輸出接口與外界之間數(shù)據(jù)傳輸?shù)倪壿嫷刂贰⒃撐锢磔斎?輸出接口與該閃存陣列之間數(shù)據(jù)傳輸?shù)奈锢淼刂分g進行地址映射。
上述的閃存陣列裝置,其中,該閃存陣列中的該些閃存模塊是并列的。
上述的閃存陣列裝置,其中,該物理輸入/輸出接口包括USB接口、SATA接口、eSATA接口、ATA接口其中之一。
上述的閃存陣列裝置,其中,該裝置還包括容納該閃存陣列控制器的印刷電路板。
上述的閃存陣列裝置,其中,該裝置還包括一外殼。
上述的閃存陣列裝置,其中,該塊映射單元是通過將該些閃存模塊組成的陣列作為線性的可尋址塊的獨立陣列來映射地址的。
上述的閃存陣列裝置,其中,該塊映射單元是通過同時平行存取該些閃存模塊來映射地址的。
本實用新型對比現(xiàn)有技術有如下的有益效果:本實用新型通過將多個閃存模塊并列成一個閃存陣列,并通過建立接口與外部通信的邏輯地址和內部物理地址之間的映射,相較于傳統(tǒng)的閃存裝置(比如閃存卡),其具有更大的存儲容量,相較于傳統(tǒng)的磁盤存儲裝置,其具有更快的存取速度和更低的功耗。
附圖說明
圖1是本實用新型的閃存陣列裝置的較佳實施例的原理圖。
具體實施方式
下面結合附圖和實施例對本實用新型作進一步的描述。
圖1示出了本實用新型的閃存陣列裝置的較佳實施例的原理。請參見圖1,閃存陣列裝置1包括物理輸入/輸出接口10、閃存陣列控制器12、閃存陣列14。當然,陣列裝置還可以包括容納閃存陣列控制器12的印刷電路板(未圖示)和外殼(未圖示)。閃存陣列控制器12內設置塊映射單元120。閃存陣列14由閃存模塊141、閃存模塊142……閃存模塊14N等多個閃存模塊組成,可以是如圖1所示的平行并列,也可以是其他的排列方式。
物理輸入/輸出接口10與外界進行數(shù)據(jù)傳輸,這種數(shù)據(jù)傳輸是基于邏輯地址進行的。外界包括存儲設備、讀寫設備、總線結構等。物理輸入/輸出接口10包括USB接口、SATA接口、IDE接口、eSATA接口、ATA接口其中之一。例如當裝置1同計算機連接時,接口10與主機的物理存儲總線相互作用,并在運行期把主機的輸入/輸出請求轉換成邏輯的讀寫命令。接口10也處理總線特定命令,如那些發(fā)現(xiàn)和初始化設備的命令。一旦收到存儲總線的讀寫命令,它們將被裝置的接口10翻譯。物理輸入/輸出接口10的具體接口形式不限制本實用新型的范圍。
從物理輸入/輸出接口10以邏輯地址接收到的數(shù)據(jù),需要存儲在閃存陣列14的其中一個閃存模塊中。由于接口10與內部的各個閃存模塊是基于物理地址尋址的,閃存陣列控制器12中的塊映射單元120負責將該邏輯地址映射到物理地址。數(shù)據(jù)基于映射后的物理地址存儲在對應的閃存模塊上。類似的,當存儲在某一閃存模塊的數(shù)據(jù)通過接口10向外傳輸時,也需要通過塊映射單元120將內部的物理地址映射到外部的邏輯地址。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于蘇州壹世通科技有限公司,未經(jīng)蘇州壹世通科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200720198886.0/2.html,轉載請聲明來源鉆瓜專利網(wǎng)。





