[實用新型]高性能、高集成度DC/DC升壓器無效
| 申請號: | 200720108889.0 | 申請日: | 2007-05-09 |
| 公開(公告)號: | CN201039006Y | 公開(公告)日: | 2008-03-19 |
| 發明(設計)人: | 陳妙萍;馬成炎;章可循 | 申請(專利權)人: | 杭州中科微電子有限公司 |
| 主分類號: | H02M3/07 | 分類號: | H02M3/07 |
| 代理公司: | 杭州杭誠專利事務所有限公司 | 代理人: | 王鑫康 |
| 地址: | 310053浙江省杭州市*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 性能 集成度 dc 升壓 | ||
1.一種高性能、高集成度DC/DC升壓器,其特征在于包括:一個時鐘產生電路(1)、一個不重疊時鐘信號產生電路(2)和一個開關型升壓電路(3);時鐘產生電路(1)輸入端接入整個升壓器的啟動信號Start,時鐘產生電路(1)的輸出端連接不重疊時鐘信號產生電路(2)的輸入端,不重疊時鐘信號產生電路(2)的兩路輸出端分別連接開關型升壓電路(3)的兩路控制端,輸入電壓Vin連接開關型升壓電路(3)的輸入端,開關型升壓電路(3)的輸出端為輸出電壓Vout;
時鐘產生電路(1)的輸出信號為CLK,不重疊時鐘信號產生電路(2)將CLK信號轉變為兩相互補不重疊的時鐘信號CLK1、CLK2
開關型升壓電路(3)為不重疊時鐘信號控制的開關型升壓器,它在兩相不重疊時鐘信號控制下將輸入電壓Vin升壓為Vout,輸出所需升壓電壓值和電流。
2.根據權利要求1所述的高性能、高集成度DC/DC升壓器,其特征在于所述的時鐘產生電路(1)包括一個二輸入與非門L1和首尾相連的偶數個反相器(4),時鐘產生電路(1)的啟動信號Start接二輸入與非門L1的一輸入端,二輸入與非門L1的輸出端接第一級反相器的輸入端,最后一級反相器的輸出端接二輸入與非門L1的另一輸入端,該端即為時鐘產生電路產生的一相時鐘信號CLK的輸出端;每一級反相器(4)的輸出端以及二輸入與非門L1的輸出端都連接有一負載電容Cd,負載電容Cd的另一端接地。
3.根據權利要求1所述的高性能、高集成度DC/DC升壓器,其特征在于所述的不重疊時鐘信號產生電路(2)包括兩個二輸入與非門L2、L3和2n+1個反相器(5),所述的時鐘產生電路(1)產生的時鐘信號一路接二輸入與非門L2的一輸入端,另一路經一反相器(5)接二輸入與非門L3的一輸入端,兩個二輸入與非門L2、L3的輸出端分別接n個反相器(5)的串聯電路,組成兩個n級反相器(6),兩個第n級反相器(5)的輸出信號分別為CLK1、CLK2,CLK1再與L3的另一輸入端相連,CLK2再與L2的另一輸入端相連,CLK1、CLK2即為不重疊時鐘信號產生電路(2)的兩個不重疊時鐘信號輸出。
4.根據權利要求3所述的高性能、高集成度DC/DC升壓器,其特征在于所述的n級反相器(6)的管子尺寸以等比方式逐級增大。
5.根據權利要求3所述的高性能、高集成度DC/DC升壓器,其特征在于所述的n等于4。
6.根據權利要求1所述的高性能、高集成度DC/DC升壓器,其特征在于所述的開關型升壓電路(3)包括由三個PMOS管M1、M2、M3和一個NMOS管M4組成的四路開關,M1的源極與M2的漏極相連并與電容Cs的一端相連,M3的源極與M4的漏極相連并與電容Cs的另一端相連,M1、M2、M3的襯底分別接金屬電容C1、C2、C3的正極,金屬電容C1、C2、C3的負極以及M1、M3的漏極均與輸入電壓Vin相連,M2、M4的源極間連接有電容CL和電阻RL的并聯電路,且M4的源極接地,M1的柵極接所述的不重疊時鐘信號產生電路(2)的一相時鐘信號,M2、M3、M4的柵極都接所述的不重疊時鐘信號產生電路(2)的另一相時鐘信號,M2的源極即為所述的開關型升壓電路(3)的電壓輸出端Vout。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杭州中科微電子有限公司,未經杭州中科微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200720108889.0/1.html,轉載請聲明來源鉆瓜專利網。





