[發明專利]布局圖的自動檢測方法無效
| 申請號: | 200710186683.4 | 申請日: | 2007-11-19 |
| 公開(公告)號: | CN101441671A | 公開(公告)日: | 2009-05-27 |
| 發明(設計)人: | 何振東 | 申請(專利權)人: | 英業達股份有限公司 |
| 主分類號: | G06F17/50 | 分類號: | G06F17/50 |
| 代理公司: | 上海專利商標事務所有限公司 | 代理人: | 陳 亮 |
| 地址: | 臺灣省臺*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 布局 自動檢測 方法 | ||
技術領域
本發明是有關于一種布局圖的檢測方法,且特別是有關于一種印刷電路板的布局圖的檢測方法。
背景技術
一般來說,印刷電路板(Printed?Circuit?Board,簡稱PCB)的制作通常會先進行電路布局,藉以產生布局圖的電子檔。接著,依據布局圖的電子檔進行出圖(Gerber?out),藉以產生光罩圖片。最后印刷電路板制造廠便使用光罩圖片進行印刷電路板的制作。
值得注意的是,布局圖的電子檔在進行出圖之前,檢測人員會依據出圖標準程序以人工方式對布局圖進行檢測。以下則配合圖式作更進一步地說明。
圖1是一種印刷電路板的布局圖的示意圖。請參照圖1,布局工程師在規劃電路圖80的同時,亦會在電路圖80的周邊增設幾何元件(Geometries),以便于印刷電路板90的后續制作流程。幾何元件包括了印刷電路板的型號20、阻抗測試元件30~32、條碼(Barcode)40、拉拔(Coupon)測試元件50、堆迭表(Stack?Up)60與定位孔71~72。下列表一是出圖作業程序的部分注意事項,請合并參照圖1與表一。布局圖10的電子檔在進行出圖之前,檢測人員會依據表一的各項目,逐一地對布局圖10進行人工檢測。最后再將檢測結果填寫于表一中“正確/錯誤”的欄位。然而傳統以人工方式進行檢測的作法不僅需要耗費大量人力,而且容易造成檢測錯誤。
表一??出圖作業程序的部分注意事項
?
?
發明內容
本發明提供一種布局圖的自動檢測方法,藉以提升檢測的正確性。
本發明提出一種布局圖的自動檢測方法,包括接收規則信息,此規則信息包括多種元件的名稱、數量或位置。另外,檢測布局圖的多種幾何元件的名稱、數量或位置是否符合前述規則信息的定義。
在本發明一實施例中,上述布局圖的自動檢測方法,其中接收規則信息的步驟,包括接收該布局圖的板層數,并依據板層數從數據庫中選取前述規則信息。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英業達股份有限公司,未經英業達股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200710186683.4/2.html,轉載請聲明來源鉆瓜專利網。





