[發明專利]協同設計支持裝置和方法以及印刷電路板制造方法無效
| 申請號: | 200710167455.2 | 申請日: | 2007-10-25 |
| 公開(公告)號: | CN101196952A | 公開(公告)日: | 2008-06-11 |
| 發明(設計)人: | 加藤嘉之;青山久志 | 申請(專利權)人: | 富士通株式會社 |
| 主分類號: | G06F17/50 | 分類號: | G06F17/50 |
| 代理公司: | 北京三友知識產權代理有限公司 | 代理人: | 李輝 |
| 地址: | 日本神奈*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 協同 設計 支持 裝置 方法 以及 印刷 電路板 制造 | ||
技術領域
本發明涉及一種在設計包括PLD部件的印刷電路板時通過使用封裝設計CAD裝置而使得能夠早期考慮管腳分配的技術。
背景技術
在設計包括諸如現場可編程門陣列(FPGA)的PLD部件的印刷電路板時,PLD設計者、電路設計者和封裝設計者交換諸如管腳分配信息的設計信息。
支持PLD設計的PLD設計CAD裝置、支持電路設計的電路設計CAD裝置和支持封裝設計的封裝設計CAD裝置分別保持設計信息,因此維持各裝置所保持的設計信息之間的一致性是很重要的。因此,例如當在封裝設計中更改管腳分配時,需要將該更改反映在PLD設計信息中。
因此,已經發展了一種將封裝設計中的管腳更換反映在PLD設計信息中的技術。例如,日本專利申請特開2006-79447號公報公開了一種FPGA設計支持裝置,在該裝置中,可以在FPGA設計信息中反映關于更改的管腳布局的信息。
但是,存在以下問題:盡管通過使用封裝設計CAD裝置考慮封裝設計需要部件形狀類型庫,但是在PLD設計者和封裝設計者早期考慮管腳分配時不存在PLD部件的部件形狀類型庫。因此,封裝設計者不能通過使用封裝設計CAD裝置來考慮管腳分配。
發明內容
本發明的目的是至少部分地解決常規技術中的問題。
根據本發明的一方面,提供了一種協同設計支持裝置,該協同設計支持裝置包括:管腳分配信息接收單元,其接收通過使用PLD設計CAD而生成的針對PLD的管腳分配信息;以及臨時庫生成單元,其通過使用所述管腳分配信息來生成臨時部件形狀類型庫作為以所述PLD為對象的臨時庫,所述臨時部件形狀類型庫替代封裝設計CAD裝置所需的部件形狀類型庫。
根據本發明的另一方面,提供了一種用于支持協同設計的方法,該方法包括以下步驟:接收通過使用PLD設計CAD而生成的針對PLD的管腳分配信息;以及通過使用所述管腳分配信息來生成臨時部件形狀類型庫作為以所述PLD為對象的臨時庫,所述臨時部件形狀類型庫替代封裝設計CAD裝置所需的部件形狀類型庫。
根據本發明的又一方面,提供了一種印刷電路板制造方法,該方法由支持所述印刷電路板的封裝設計與PLD設計之間的協同設計的協同設計支持裝置來設計,其中,所述協同設計支持裝置進行以下步驟:接收通過使用PLD設計CAD而生成的針對PLD的管腳分配信息;以及通過使用所述管腳分配信息來生成臨時部件形狀類型庫作為以所述PLD為對象的臨時庫,所述臨時部件形狀類型庫替代封裝設計CAD裝置所需的部件形狀類型庫。
根據本發明的又一方面,提供了一種計算機可讀記錄介質,該計算機可讀記錄介質在其中存儲使計算機實現上述方法的計算機程序。
通過閱讀對本發明的現有優選實施方式的以下詳細說明,并結合附圖進行考慮,將更好地理解本發明的上述及其他目的、特征、優點以及技術和產業意義。
附圖說明
圖1是用于說明根據本發明第一實施方式的FPGA協同設計的概念的說明圖;
圖2是根據第一實施方式的FPGA協同設計系統的功能框圖;
圖3是用于說明電路設計的說明圖;
圖4A和圖4B是用于說明FPGA的符號庫的說明圖;
圖5是存儲在FPGA信息存儲單元中的FPGA信息的示例的圖;
圖6是存儲在符號庫存儲單元中的符號庫的示例的圖;
圖7是管腳交換的示例的圖;
圖8是如何在電路圖中反映管腳交換的示例的圖;
圖9是存儲在約束條件存儲單元中的約束條件的示例的圖;
圖10是存儲在更改歷史記錄存儲單元中的更改歷史記錄的示例的圖;
圖11是歷史記錄輸出單元輸出給FPGA設計CAD裝置的通知信息的示例的圖;
圖12是通知信息的輸出格式的圖;
圖13是電路設計CAD裝置進行的用于生成符號庫的處理和用于布置符號的處理的流程圖;
圖14是DRC單元進行的用于檢查輸入/輸出屬性的處理的流程圖;
圖15是DRC單元進行的用于檢查微分信號的處理的流程圖;
圖16是DRC單元進行的檢查電源電壓的處理的流程圖;
圖17是管腳交換處理單元進行的用于管腳交換的處理的流程圖;
圖18是歷史記錄輸出單元進行的用于輸出更改歷史記錄的處理的流程圖;
圖19是用于說明根據本發明第二實施方式的FPGA協同設計的概念的說明圖;
圖20是根據第二實施方式的FPGA協同設計系統的功能框圖;
圖21是網列表檢索單元檢索到的網列表的示例的圖;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于富士通株式會社,未經富士通株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200710167455.2/2.html,轉載請聲明來源鉆瓜專利網。





