[發明專利]運算放大器及驅動液晶顯示器的方法無效
| 申請號: | 200710152785.4 | 申請日: | 2007-09-21 |
| 公開(公告)號: | CN101154928A | 公開(公告)日: | 2008-04-02 |
| 發明(設計)人: | 西村浩一;鈴木和男 | 申請(專利權)人: | 恩益禧電子股份有限公司 |
| 主分類號: | H03F3/45 | 分類號: | H03F3/45;G09G3/36;G09G3/20;G02F1/133 |
| 代理公司: | 中原信達知識產權代理有限責任公司 | 代理人: | 關兆輝;陸錦華 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 運算放大器 驅動 液晶顯示器 方法 | ||
技術領域
本發明涉及一種運算放大器及使用該運算放大器來驅動液晶顯示器的方法。
背景技術
最近,液晶顯示器已被普遍地用于顯示圖像的裝置。因此,已提出了用于驅動液晶顯示器的各種驅動方法和驅動電路。運算放大器廣泛地被稱為是用于液晶顯示器的驅動電路的放大器。在日本專利申請特開號6-326529中公開了這種運算放大器的一個例子。圖5示出了日本專利申請特開號6-326529中公開的運算放大器。如圖5所示,該運算放大器包括差分輸入級51、中間級52和輸出級53。
日本專利申請特開號6-326529中描述的輸入級51包括由NMOS晶體管MN51、MN52構成的差分對和由PMOS晶體管MP51、MP52構成的差分對。對于每個差分對,施加相同的信號。在輸入級51中,在其中PMOS晶體管的差分對不工作的范圍中,NMOS晶體管的差分對工作。相反地,在其中NMOS晶體管的差分對不工作的范圍中,PMOS晶體管的差分對工作。根據這種結構,可以提供在整個供電電壓范圍中都工作的輸入級51。
根據日本專利申請特開號6-326529中公開的技術,通過以電流的形式在中間級52中對輸入級51的每個差分對的輸出求和,從輸出級53提供作為運算放大器的輸出。
另一方面,運算放大器具有產生運算放大器的固有偏移的問題。隨后,眾所周知,當驅動液晶顯示器時,使用如日本專利申請特開號11-249623所示的運算放大器來解決該偏移的問題。圖6A、6B示出了日本專利申請特開號11-249623中描述的技術。當液晶顯示器被運算放大器驅動時,它通常通過相對于預定電壓(公共電壓)使極性反相為正或負來驅動。然后,根據日本專利申請特開號11-249623中描述的技術,對于每一幀,開關被改變以進行顯示,如圖2A,2B所示。在改變反相輸入端、非反相輸入端和輸出端的同時,通過驅動液晶顯示器來分散在圖6A的狀態中產生的偏移電壓+Vos和圖6B的狀態中產生的偏移電壓-Vos。根據這種驅動方法,可以在視覺上識別顯示圖像,就好像不存在偏移一樣。
發明內容
但是,在日本專利申請特開號6-326529中公開的電路中,通過僅僅改變日本專利申請特開號11-249623中所示的輸入端和輸出端,不能夠消除偏移電壓。為了解決日本專利申請特開號6-326529所所示的在整個供電電壓范圍中工作的電路中引起的偏移電壓的問題,需要一種復雜的電路結構,這是造成諸如電路面積增加的問題的因素。
根據本發明的一個方面的運算放大器包括:具有第一導電類型的第一晶體管和第二晶體管的第一差分對;具有第二導電類型的第三晶體管和第四晶體管的第二差分對;第一浮置電流源;第二浮置電流源;以及具有第五晶體管和第六晶體管的輸出級,其中,當輸入信號施加到第一和第三晶體管時,通過第一浮置電流源設置流入第五晶體管和第六晶體管的電流,以及當輸入信號施加到第二和第四晶體管時,通過第二浮置電流源設置流入第五晶體管和第六晶體管的電流。
根據本發明的運算放大器,當液晶顯示器等被驅動時,可以消除視覺上的偏移,以進行驅動。
附圖說明
圖1是說明根據本發明第一實施例的運算放大器的電路圖;
圖2是說明根據本發明第二實施例的運算放大器的電路圖;
圖3是說明根據本發明第三實施例的運算放大器的電路圖;
圖4A至4H是說明根據本發明的本實施例的開關圖;
圖5是說明常規運算放大器的電路圖;
圖6A至6B是說明常規運算放大器的電路圖;以及
圖7是說明本發明的運算放大器的輸入級的變化圖。
具體實施方式
現在,將參考附圖描述本發明的第一實施例。圖1是說明根據本發明第一實施例的運算放大器的電路圖。本實施例的運算放大器包括輸入級11、中間級12和輸出級13。
輸入級11包括由N溝道晶體管構成的N溝道差分對INN1、由P溝道晶體管構成的P溝道差分對INP1以及恒流源111、112。該N溝道差分對INN1包括N溝道MOS晶體管MM11和MN12。該P溝道差分對INP1包括P溝道MOS晶體管MP11和MP12。
該中間級12包括P溝道MOS晶體管MP13至MP16,以及N溝道MOS晶體管MN13至MN16。本實施例的中間級12包括P溝道MOS晶體管MP17、MP19和N溝道MOS晶體管MN17、MN19,用于與輸出級13的電流決定相關聯。
輸出級13包括N溝道MOS晶體管MN18和P溝道MOS晶體管MP18,用于構成輸出緩沖放大器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于恩益禧電子股份有限公司,未經恩益禧電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200710152785.4/2.html,轉載請聲明來源鉆瓜專利網。





