[發明專利]用于自適應光學系統波前控制運算的脈動陣列處理電路無效
| 申請號: | 200710099106.1 | 申請日: | 2007-05-11 |
| 公開(公告)號: | CN101067681A | 公開(公告)日: | 2007-11-07 |
| 發明(設計)人: | 鄭文佳;王春鴻;姜文漢;李梅;唐端午 | 申請(專利權)人: | 中國科學院光電技術研究所 |
| 主分類號: | G02B26/08 | 分類號: | G02B26/08;G06F17/10 |
| 代理公司: | 北京科迪生專利代理有限責任公司 | 代理人: | 賈玉忠;盧紀 |
| 地址: | 61020*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 自適應 光學系統 控制 運算 脈動 陣列 處理 電路 | ||
1、一種用于實現自適應光學系統波前控制運算的脈動陣列處理電路,其特征在于:它由7個乘累加處理單元PE1-PE7、1個加法處理單元PE8、12個移位寄存器M1-M12組成,4個乘累加處理單元PE1-PE4線性排列組成卷積運算部,陣列中存在兩條相向數據流,每一幀的誤差向量E的各分量順序從第一乘累加處理單元PE1流入陣列,經過第二乘累加處理單元PE2、第三乘累加處理單元PE3和第四乘累加處理單元PE4運算后流出陣列,卷積結果以初值0從第四乘累加處理單元PE4流入陣列,經過PE3、PE2、PE1流出陣列;3個乘累加處理單元PE5-PE7線性排列組成遞歸運算部,陣列中存在兩條相向數據流,遞歸運算部分以初值為0從第七乘累加處理單元PE7流入陣列,經過第六乘累加處理單元PE6和第五乘累加處理單元PE5運算后在加法處理單元PE8與卷積運算部的陣列輸出結果相加后輸出控制電壓計算結果并向后反饋,經PE5、PE6、PE7計算后流出陣列,各處理單元之間通過移位寄存器互連實現相鄰單元間的數據傳遞,即一個處理單元的數據輸出端口接一個移位寄存器的數據輸入端,該移位寄存器的數據輸出端接下一個處理單元的數據輸入端。
2、根據權利要求1的一種用于實現自適應光學系統波前控制運算的脈動陣列處理電路,其特征在于:所述的每個乘累加處理單元PE1-PE7都由寄存器REG、乘法器MUL和加法器ADD組成,寄存器REG接乘法器MUL的一個輸入端,乘法器MUL的另一個輸入端接乘累加處理單元的腳MUL_in,乘法器MUL的輸出端接加法器ADD的一個輸入端,加法器ADD的另一個輸入端接乘累加處理單元的腳MAD_in,加法器ADD的輸出端接乘累加處理單元的腳MAD_out,乘累加處理單元的腳MUL_in與腳MUL_out相連。
3、根據權利要求1的一種用于實現自適應光學系統波前控制運算的脈動陣列處理電路,其特征在于:所述的加法處理單元PE8由一個加法器ADD構成,加法器ADD的一個輸入端接加法處理單元PE8的腳Y_in,另一個輸入端接加法處理單元PE8的腳MAD_in,加法器ADD的輸出端接加法處理單元PE8的腳V_out和腳V_feedback。
4、根據權利要求1的一種用于實現自適應光學系統波前控制運算的脈動陣列處理電路,其特征在于:當n為偶數時,所述的12個移位寄存器M1-M12的深度為n/2;當n為奇數時,所述的12個移位寄存器M1-M12的深度為(n+1)/2。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國科學院光電技術研究所,未經中國科學院光電技術研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200710099106.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:過濾加熱器
- 下一篇:十六檔重型汽車變速箱





