[發明專利]高分辨率音頻體系結構無效
| 申請號: | 200710096996.0 | 申請日: | 2007-04-26 |
| 公開(公告)號: | CN101087144A | 公開(公告)日: | 2007-12-12 |
| 發明(設計)人: | 徐兆順;艾德里安·喬納森 | 申請(專利權)人: | 創新科技有限公司 |
| 主分類號: | H03M7/30 | 分類號: | H03M7/30;G10L19/00;H04B1/66 |
| 代理公司: | 北京東方億思知識產權代理有限責任公司 | 代理人: | 李曉冬 |
| 地址: | 新加坡*** | 國省代碼: | 新加坡;SG |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 高分辨率 音頻 體系結構 | ||
1.一種被布置為與主機接口和一個或多個非兼容高分辨率音頻的編碼器/解碼器通信的裝置,所述裝置包括:
可連接到所述一個或多個非兼容高分辨率音頻的編碼器/解碼器并且與高分辨率音頻控制器兼容的邏輯電路,所述邏輯電路被布置為向所述高分辨率音頻控制器發送響應,所述響應仿真兼容高分辨率音頻的編碼器/解碼器的響應。
2.如權利要求1所述的裝置,還包括與所述邏輯電路兼容并且可連接到所述主機接口的所述高分辨率音頻控制器。
3.如權利要求2所述的裝置,其中,所述裝置采用集成電路的形式。
4.如權利要求2所述的裝置,其中,所述主機接口是外圍部件接口。
5.如權利要求2所述的裝置,其中,所述一個或多個編碼器/解碼器中的至少一個是從由以下項組成的組中選出的類型的編碼器/解碼器:Sony/Phillips數字接口和Inter-IC-Sound。
6.如權利要求1所述的裝置,其中,所述邏輯電路利用由以下項組成的組中選出的數據來與所述一個或多個非兼容高分辨率音頻的編碼器/解碼器通信:復用的數據和未復用的數據。
7.如權利要求1所述的裝置,其中,所述主機接口可位于所述裝置的上游側,并且所述一個或多個非兼容高分辨率音頻的編碼器/解碼器可位于所述裝置的下游側。
8.如權利要求2所述的裝置,其中,所述主機接口可位于所述高分辨率音頻控制器的上游側。
9.權利要求1所述的裝置與用于存儲所述一個或多個非兼容高分辨率音頻的編碼器/解碼器的供應商專用指令的存儲器存儲裝置的組合。
10.如權利要求9所述的組合,其中,所述供應商專用指令是從由下列項組成的組中選擇的:I2C命令、SPI命令和MIDI命令。
11.如權利要求9所述的組合,其中,所述存儲器存儲裝置還被布置為存儲所述一個或多個非兼容高分辨率音頻的編碼器/解碼器的配置。
12.如權利要求11所述的組合,其中,所述被仿真的響應是基于所述被存儲的配置的。
13.權利要求1所述的裝置和用于存儲所述一個或多個非兼容高分辨率音頻的編碼器/解碼器的配置的存儲器存儲裝置的組合。
14.一種裝置,可位于所述裝置的上游側的主機接口和所述裝置的下游側的一個或多個非兼容高分辨率音頻的編碼器/解碼器之間,所述裝置包括:
可連接到所述裝置的上游側的主機接口的高分辨率音頻控制器;和
所述高分辨率音頻控制器的下游側的邏輯電路,該邏輯電路可連接到所述裝置的下游側的所述一個或多個非兼容高分辨率音頻的編碼器/解碼器,并且與所述邏輯電路的上游側的高分辨率音頻控制器兼容,所述邏輯電路被布置為能夠在啟動和正常操作期間向所述高分辨率音頻控制器發送響應,所述響應仿真兼容高分辨率音頻的編碼器/解碼器的響應。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于創新科技有限公司,未經創新科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200710096996.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:通過分段數據過濾機制旁路DSMCC中間件
- 下一篇:水生產方法和裝置





