[發明專利]現場可編程門陣列可配置邏輯塊驗證方法及系統有效
| 申請號: | 200710050261.4 | 申請日: | 2007-10-12 |
| 公開(公告)號: | CN101169466A | 公開(公告)日: | 2008-04-30 |
| 發明(設計)人: | 李平;李文昌;李威;廖永波 | 申請(專利權)人: | 電子科技大學;成都華微電子系統有限公司 |
| 主分類號: | G01R31/317 | 分類號: | G01R31/317;G01R31/3177;H03K19/173 |
| 代理公司: | 成都惠迪專利事務所 | 代理人: | 王建國 |
| 地址: | 610054四*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 現場 可編程 門陣列 配置 邏輯 驗證 方法 系統 | ||
1.現場可編程門陣列可配置邏輯塊驗證方法,其特征在于,包括以下步驟:
1)預定義CLB測試向量——預設結果映射表,并存儲于軟件部分;
2)軟件部分根據CLB測試向量——預設結果映射表自動逐項生成配置文件,并傳送配置文件到硬件方對其配置,硬件方根據配置文件關閉非本次測試的CLB,僅保留測試目標CLB;
3)軟件部分依據CLB測試向量——預設結果映射表,對硬件方FPGA施加CLB測試向量,硬件方FPGA對測試向量作出響應,然后將結果返回到軟件方,軟件方分析比對結果,生成測試報告。
2.如權利要求1所述的現場可編程門陣列可配置邏輯塊驗證方法,其特征在于,所述CLB測試向量為單一CLB測試向量。
3.如權利要求1所述的現場可編程門陣列可配置邏輯塊驗證方法,其特征在于,軟件方僅通過PCI總線與硬件方建立通信。
4.現場可編程門陣列可配置邏輯塊驗證系統,其特征在于,包括軟件部分、硬件部分和通信部分;
所述軟件部分包括:
CLB測試向量——預設結果映射表,
配置文件生成單元,用于根據每一映射關系生成相應的配置文件,
結果分析單元,用于將硬件部分返回的結果和預設的預設結果進行比對分析和生成報告;
所述硬件部分包括:FPGA硬件驗證平臺;
所述通信部分為PCI總線通信單元。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于電子科技大學;成都華微電子系統有限公司,未經電子科技大學;成都華微電子系統有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200710050261.4/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:光伏型多量子阱紅外探測器
- 下一篇:滾輪式指紋識別模塊





