[發明專利]基于視音頻嵌入式開發平臺的高速數字圖像/視頻信號分析與處理選件二次開發板無效
| 申請號: | 200710043777.6 | 申請日: | 2007-07-13 |
| 公開(公告)號: | CN101105784A | 公開(公告)日: | 2008-01-16 |
| 發明(設計)人: | 陸國峰;陸亨立;吳頤玲;陸小鋒;范天翔 | 申請(專利權)人: | 上海大學;上海磐宏電子科技有限公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40;G06F17/00;G06F3/147;G06F3/16;G09B5/00;H04N5/765 |
| 代理公司: | 上海上大專利事務所 | 代理人: | 何文欣 |
| 地址: | 200444*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 音頻 嵌入式 開發 平臺 高速 數字圖像 視頻信號 分析 處理 二次開發 | ||
1.一種基于視音頻嵌入式開發平臺的高速數字圖像/視頻信號分析與處理選件二次開發板,包括一個視音頻嵌入式開發平臺,其特征在于所述的視音頻嵌入式開發平臺的開發平臺標準系統總線模塊(3)通過SRDU接口連接一個高速數字圖像/視頻信號分析與處理選件二次開發板。
2.根據權利要求1所述的基于視音頻嵌入式開發平臺的高速數字圖像/視頻信號分析與處理選件二次開發板,其特征在于所述的視音頻嵌入式開發平臺包括開發平臺主控模塊(1)、差分視頻信號生成與切換模塊(2)、開發平臺標準系統總線模塊(3)、通信模塊(4)、顯示模塊(5)、視頻輸入模塊(6)和音頻輸入輸出模塊(7),系統集成了完善的視頻、音頻、顯示以及其他通信接口,開發平臺標準系統總線向用戶開放,支持二次開發板;采用主控模塊和標準系統總線作為平臺的核心,開發平臺標準系統總線模塊(3)分別與開發平臺主控模塊(1)、差分視頻信號生成與切換模塊(2)、通信模塊(4)、視頻輸入模塊(6)和音頻輸入輸出模塊(7)相連,差分視頻信號生成與切換模塊(2)分別與開發平臺主控模塊(1)、開發平臺標準系統總線模塊(3)和顯示模塊(5)相連;采用大規模可編程器件FPGA芯片作為開發平臺主控模塊(1)的核心,支持NiosII軟核植入,同時外接多種存儲器芯片,支持程序存儲、數據存儲和緩沖;采用160個引腳的開發平臺標準系統總線,對用戶開放,支持基于該平臺的數字視頻音頻電路嵌入式系統二次開發,平臺支持多種視頻音頻接口以及對外通信接口;采用低電壓高速差分視頻信號傳輸方式,減少了視頻干擾,支持在顯示模塊(5)中的15寸液晶顯示器上實時顯示視頻圖像。
3.根據權力要求2所述基于視音頻嵌入式開發平臺的高速數字圖像/視頻信號分析與處理選件二次開發板,其特征在于所述的高速數字圖像/視頻信號分析與處理選件二次開發板包括選件系統主處理模塊(8)、選件標準系統總線模塊(9)、選件系統協控模塊(10)、數據存儲模塊(11)、通用存儲模塊(12)、系統時鐘模塊(13)和系統電源模塊(14),二次開發板選件處理的多種視頻/圖像數據、同步控制信號以及其他數據信息都通過選件標準系統總線模塊(9)與配套的視音頻嵌入式開發平臺連接。采用高速數字信號處理器DM642芯片作為選件系統主處理模塊(8)的處理芯片,與選件標準系統總線模塊(9)、選件系統協控模塊(10)、數據存儲模塊(11)、通用存儲模塊(12)、系統時鐘模塊(13)和系統電源模塊(14)相連;采用EPM3256A?CPLD作為選件系統協控模塊(10),分別與選件標準系統總線模塊(9)、選件系統主處理模塊(8)和通用存儲模塊(12)相連;選件標準系統總線模塊(9)分別與開發平臺標準系統總線模塊(3)、選件系統主處理模塊(8)、選件系統協控模塊(10)和數據存儲模塊(11)相連。采用選件系統協控模塊(10)作為系統同步控制信號的控制核心,采用選件系統主處理模塊(8)作為系統數據處理的處理核心;采用大規??删幊踢壿嬈骷﨏PLD芯片EPM3256A作為選件系統協控模塊(10)的核心控制芯片,作為協處理器配合選件系統主處理模塊(8)的數據處理工作,完成從選件標準系統總線模塊(9)獲取圖像/視頻的數據信號、接收各種視頻碼流的同步控制信號以及接收來自選件標準系統總線模塊(9)的各種用戶中斷信號,并加以分析處理再傳送給選件系統主處理模塊(8)做后續處理;采用高速數字信號處理器DM642芯片作為選件系統主處理模塊(8)的核心處理芯片,擁有專用的視頻接口外設,支持各種視頻數據碼流的接收,擁有高達600MHZ的核心CPU處理時鐘頻率,能夠各種實時處理的任務,擁有強大的外部存儲器接口方便地與各種同步或者異步的存儲器連接;外接了系統時鐘模塊(13),支持系統時鐘管理,為系統正常工作提供穩定的系統時鐘;外接了系統電源模塊(14),產生系統所需的各種工作電壓,支持系統電源的監控及自動復位,保證系統的安全穩定運行;在圖像/視頻數據分析與處理過程中,利用DM642專用的視頻接口和高達600MHZ的核心CPU,從選件系統協控模塊(10)獲取需要處理的圖像/視頻數據,根據用戶要求,完成各種圖像/視頻數據的實時處理任務,并將處理的結果存放于通用存儲模塊(12)中;在圖像/視頻數據分析與處理過程中,支持通過I2C總線從數據存儲模塊(11)讀取在圖像/視頻數據分析與處理過程所需要的算法數據,從而減少系統應用程序代碼中過于冗長的算法數據對內存空間的占用;支持通過I2C總線從選件標準系統總線模塊(9)控制各種視頻芯片的控制寄存器,從而實現不同視頻數據格式信號源的產生;在圖像/視頻數據分析與處理過程中,利用DM642豐富的通用I/O接口與選件標準系統總線模塊(9)相連,支持UART總線的數據接收和發送;利用DM642豐富的通用I/O接口與選件系統協控模塊(10)相連,通過選件系統協控模塊(10)接收來自選件標準系統總線模塊(9)的各種用戶中斷請求,與選件系統協控模塊(10)協作配合完成對圖像/視頻處理任務的各種不同要求。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海大學;上海磐宏電子科技有限公司,未經上海大學;上海磐宏電子科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200710043777.6/1.html,轉載請聲明來源鉆瓜專利網。





