[發(fā)明專利]使用可選擇信號電壓的通信電路有效
| 申請?zhí)枺?/td> | 200680052284.2 | 申請日: | 2006-03-30 |
| 公開(公告)號: | CN101336514A | 公開(公告)日: | 2008-12-31 |
| 發(fā)明(設(shè)計)人: | 戴維德·諾瓦克 | 申請(專利權(quán))人: | 深圳TCL新技術(shù)有限公司 |
| 主分類號: | H03K19/0175 | 分類號: | H03K19/0175 |
| 代理公司: | 北京集佳知識產(chǎn)權(quán)代理有限公司 | 代理人: | 逯長明 |
| 地址: | 廣東省深圳市南山*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 使用 可選擇 信號 電壓 通信 電路 | ||
技術(shù)領(lǐng)域
本發(fā)明涉及改進集成電路元件(如經(jīng)由內(nèi)置集成電路(I2C,Inter-IntegratedCircuit)總線進行通信的器件)的互聯(lián)性。
背景技術(shù)
本部分旨在向讀者介紹與以下所描述和/或提出專利權(quán)的本發(fā)明各方面相關(guān)的諸方面技術(shù)。討論相關(guān)技術(shù)相信有助于向讀者提供背景信息,便于讀者更好地了解本發(fā)明的各方面。因此,這些陳述應就此發(fā)明而并非作為對已有技術(shù)的承認加以審閱。
許多電子系統(tǒng)采用通信機制允許不同系統(tǒng)元件,例如集成電路器件,之間的通信。此類通信機制的范例之一是由荷蘭皇家飛利浦電子公司開發(fā)的I2C總線。I2C總線是一種串口通信鏈接,用于將低速外圍設(shè)備連接到母版,嵌入式系統(tǒng)或類似系統(tǒng)上。I2C總線應用實例包括,訪問用于存儲用戶設(shè)置的非易失性隨機存取存儲器(NVRAM,Non-Volatile?Random?Access?Memory)芯片,訪問低速數(shù)模轉(zhuǎn)換器(DAC,Digital-to-Analog?Convertor)和模數(shù)轉(zhuǎn)換器(ADC,Analog-to-Digital?Convertor),更改計算機監(jiān)視器上的設(shè)置,讀取硬件監(jiān)視器和診斷性傳感器,以及類似設(shè)備。
經(jīng)I2C總線通信涉及兩種線路:時鐘線路(SCL)和數(shù)據(jù)線路(SDA)。除傳輸開始和結(jié)束時外,SCL線路的低電平將引起SDA線路狀態(tài)改變。而SCL線路的高電平將使得SDA線路被采樣。傳輸?shù)拈_始和結(jié)束(停止)由特殊的SDA/SCL序列表示。單個總線控制器能夠控制SCL線路,而當需要更多時間時,次級設(shè)備可通過保持SCL線路低電平來延遲時鐘線路。
I2C總線上的設(shè)備如同漏極開路的器件一樣運行,通過上拉電阻器連接到與信號電壓水平相當?shù)碾妷弘娫础P盘栯妷核讲粦^IC與I2C總線連接時規(guī)定的最大輸入電壓。
I2C總線擴展到超過一個印刷電路板(PCB)并且連接到外部電路時,可能出現(xiàn)運行方面問題。其中之一會發(fā)生于當外部電路需要的邏輯電壓水平超過PCB上的IC所能承受的水平時。例如,如果外部設(shè)備需要5伏特的邏輯水平,但PCB上的所有IC所能承受的電壓水平都不超過3.3伏特,則將I2C總線連接到外部設(shè)備和PCB可能會導致PCB上的IC損壞。
以前,解決該電壓失配問題主要通過在PCB上增加電壓轉(zhuǎn)換電路,例如FET電路,以在5-伏特邏輯水平運行I2C總線的外部接口區(qū)。但是,我們知道,將總線信號從3.3伏特水平轉(zhuǎn)換到5伏特水平會在信號過度時引起非單調(diào)行為。該非單調(diào)行為可導致假時鐘脈沖邊緣,從而導致I2C總線傳輸癱瘓。
采用現(xiàn)有電壓轉(zhuǎn)換回路技術(shù)來解決I2C總線上的電壓水平失配問題會引起系統(tǒng)性能問題。我們希望能有一種系統(tǒng)和方法能夠減少此類電壓水平失配問題所帶來的影響。
發(fā)明內(nèi)容
公開的實施方式涉及一種通信電路。通信電路的實施例之一包含適合在第一信號電壓水平運行的第一支路,適合將符合第一信號電壓水平的電壓輸送到第一支路的第一源電壓觸點,適合在高于第一信號電壓水平的第二信號電壓水平運行的第二支路,適合經(jīng)外部接口接收符合第二信號電壓水平的電壓并將符合第二信號電壓水平的電壓輸送到第二支路的第二源電壓觸點,以及與第一源電壓觸點和第二源電壓觸點耦合的電壓選擇電路,該電壓選擇電路經(jīng)配置可將第一信號電壓水平輸送給第一支路并將第二信號電壓水平輸送給第二支路。
附圖說明
在附圖中:
圖1為依據(jù)本發(fā)明的一個實施例給出的一種通信電路的示意圖;
圖2為依據(jù)本發(fā)明的一個實施例給出的一種過程的流程圖。
具體實施方式
本部分旨在向讀者介紹與以下所描述和/或提出專利權(quán)的本發(fā)明各方面相關(guān)的諸方面技術(shù)。討論相關(guān)技術(shù)相信有助于向讀者提供背景信息,便于讀者更好地了解本發(fā)明的各方面。因此,這些陳述應就此發(fā)明而并非作為對已有技術(shù)的承認加以審閱。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于深圳TCL新技術(shù)有限公司,未經(jīng)深圳TCL新技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200680052284.2/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:全功能遠程中央控制器
- 下一篇:溫差熱機
- 信號調(diào)制方法、信號調(diào)制裝置、信號解調(diào)方法和信號解調(diào)裝置
- 亮度信號/色信號分離裝置和亮度信號/色信號分離方法
- 信號調(diào)制方法、信號調(diào)制裝置、信號解調(diào)方法和信號解調(diào)裝置
- 信號調(diào)制方法、信號調(diào)制裝置、信號解調(diào)方法和信號解調(diào)裝置
- 雙耳信號的信號生成
- 雙耳信號的信號生成
- 信號處理裝置、信號處理方法、信號處理程序
- USBTYPEC信號轉(zhuǎn)HDMI信號的信號轉(zhuǎn)換線
- 信號盒(信號轉(zhuǎn)換)
- 信號調(diào)制方法、信號調(diào)制裝置、信號解調(diào)方法和信號解調(diào)裝置





