[發(fā)明專利]防止PCI/PCI-X/PCI Express鏈路中的錯誤傳播的方法有效
| 申請?zhí)枺?/td> | 200680018562.2 | 申請日: | 2006-05-26 |
| 公開(公告)號: | CN101185064A | 公開(公告)日: | 2008-05-21 |
| 發(fā)明(設(shè)計)人: | B·迪普拉西多;J·默里;V·樓;M·戈爾施米特;E·迪阿默 | 申請(專利權(quán))人: | 英特爾公司 |
| 主分類號: | G06F11/07 | 分類號: | G06F11/07 |
| 代理公司: | 永新專利商標(biāo)代理有限公司 | 代理人: | 王英 |
| 地址: | 美國加*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 防止 pci express 中的 錯誤 傳播 方法 | ||
1.一種方法,包括:
為I/O事務(wù)加上索引標(biāo)記;
利用隊列,對所述I/O事務(wù)進(jìn)行排隊;
檢測所述I/O事務(wù)中的錯誤;以及
響應(yīng)于所檢測到的錯誤產(chǎn)生錯誤報告。
2.根據(jù)權(quán)利要求1所述的方法,還包括:
中斷所述I/O事務(wù)的傳輸。
3.根據(jù)權(quán)利要求1所述的方法,還包括:
截取所述I/O事務(wù)的確認(rèn)消息。
4.根據(jù)權(quán)利要求2所述的方法,還包括:
清空所述隊列。
5.根據(jù)權(quán)利要求1所述的方法,其中所述索引包括所述事務(wù)的源地址、所述事務(wù)的目的地地址或I/O號中的一個或多個,以識別所述事務(wù)。
6.一種裝置,包括:
寫邏輯,用于為數(shù)據(jù)事務(wù)加上索引標(biāo)記;
耦合到所述寫邏輯的隊列,用于對所述加過標(biāo)記的數(shù)據(jù)事務(wù)進(jìn)行排隊;以及
耦合到所述隊列的錯誤檢測器,用于檢測所述加過標(biāo)記的數(shù)據(jù)事務(wù)中的錯誤。
7.根據(jù)權(quán)利要求6所述的裝置,還包括:
耦合到所述錯誤檢測器的錯誤報告邏輯,用于在所述錯誤檢測器檢測到錯誤后產(chǎn)生錯誤報告。
8.根據(jù)權(quán)利要求7所述的裝置,還包括:
耦合到所述錯誤檢測器的清空邏輯,所述清空邏輯截取對應(yīng)于所述加過標(biāo)記的數(shù)據(jù)事務(wù)的確認(rèn)消息。
9.根據(jù)權(quán)利要求8所述的裝置,所述清空邏輯還中斷所述加過標(biāo)記的數(shù)據(jù)事務(wù)的傳輸。
10.根據(jù)權(quán)利要求9所述的裝置,所述清空邏輯還清空所述隊列。
11.一種產(chǎn)品,包括:
包括指令的機(jī)器可訪問的介質(zhì),在機(jī)器執(zhí)行該指令時,該指令使所述機(jī)器執(zhí)行下列操作:
為I/O事務(wù)加上索引標(biāo)記;
利用隊列,對所述I/O事務(wù)進(jìn)行排隊;
檢測所述I/O事務(wù)中的錯誤;以及
響應(yīng)于所檢測到的錯誤產(chǎn)生錯誤報告。
12.根據(jù)權(quán)利要求11所述的產(chǎn)品,所述機(jī)器可訪問的介質(zhì)還包括指令,在所述機(jī)器執(zhí)行該指令時,該指令使所述機(jī)器執(zhí)行下列操作:
截取所述I/O事務(wù)的確認(rèn)消息。
13.根據(jù)權(quán)利要求12所述的產(chǎn)品,所述機(jī)器可訪問的介質(zhì)還包括指令,在所述機(jī)器執(zhí)行該指令時,該指令使所述機(jī)器執(zhí)行下列操作:
中斷所述I/O事務(wù)的傳輸。
14.根據(jù)權(quán)利要求13所述的產(chǎn)品,所述機(jī)器可訪問的介質(zhì)還包括指令,在所述機(jī)器執(zhí)行該指令時,該指令使所述機(jī)器執(zhí)行下列操作:
清空所述隊列。
15.根據(jù)權(quán)利要求14所述的產(chǎn)品,其中所述索引包括所述事務(wù)的源地址、所述事務(wù)的目的地地址或I/O號中的一個或多個,以識別所述事務(wù)。
16.一種計算機(jī)系統(tǒng),包括:
總線;
耦合到所述總線的數(shù)據(jù)存儲設(shè)備;
耦合到所述數(shù)據(jù)存儲設(shè)備的處理器,所述處理器用于接收指令,在所述處理器執(zhí)行該指令時,該指令使所述處理器
為I/O事務(wù)加上索引標(biāo)記,
對所述I/O事務(wù)進(jìn)行排隊,
檢測所述I/O事務(wù)中的錯誤,
響應(yīng)于所檢測到的錯誤產(chǎn)生錯誤報告,以及
耦合到所述總線的網(wǎng)絡(luò)接口;以及
耦合到所述網(wǎng)絡(luò)接口的光纜。
17.根據(jù)權(quán)利要求16所述的計算機(jī)系統(tǒng),所述指令還包括用于中斷所述I/O事務(wù)的傳輸?shù)闹噶睢?/p>
18.根據(jù)權(quán)利要求17所述的計算機(jī)系統(tǒng),所述指令還包括用于截取所述I/O事務(wù)的確認(rèn)消息的指令。
19.根據(jù)權(quán)利要求18所述的計算機(jī)系統(tǒng),所述指令還包括用于清空所述隊列的指令。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200680018562.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 用于PCI Express 電腦系統(tǒng)的主機(jī)板
- 基于IP分組網(wǎng)絡(luò)傳輸PCI EXPRESS分組的方法
- PCI-Express多模擴(kuò)充卡及具有所述擴(kuò)充卡的通訊裝置
- 一種用于PCI Express X1至CPCI Express X1的轉(zhuǎn)接卡
- 基于MVB網(wǎng)絡(luò)的網(wǎng)關(guān)
- 基于MVB網(wǎng)絡(luò)的網(wǎng)關(guān)
- 一種用于PCI Express X4至CPCI Express X4的轉(zhuǎn)接卡
- 一種用于PCI Express X2至CPCI Express X2的轉(zhuǎn)接卡
- 一種用于安裝PCIExpress板卡的6UCPCIExpress轉(zhuǎn)接卡
- 一種高速串行背板





