[實用新型]一種多處理器互連的計算機無效
| 申請號: | 200620149254.0 | 申請日: | 2006-09-24 |
| 公開(公告)號: | CN200993781Y | 公開(公告)日: | 2007-12-19 |
| 發明(設計)人: | 郭國榮;黃英冬;劉超;李嘉;劉科;李振洪 | 申請(專利權)人: | 華為技術有限公司 |
| 主分類號: | G06F13/00 | 分類號: | G06F13/00;G06F1/16;G06F1/20 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 518129廣東省*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 處理器 互連 計算機 | ||
技術領域
本實用新型屬于通信領域,尤其涉及一種多處理器互連的計算機。
背景技術
先進電信計算機架構(Advanced?Telecom?Computing?Architecture,ATCA)是一種開放、通用的平臺,用于構造各種電信設備。作為一種工業標準,越來越多的電信設備商基于ATCA構造他們提供的設備。
一般情況下,設備商都是根據不同的業務需要,設計出不同性能的單板,它們是將多個CPU同時設計在單板上,并利用CPU的互連來擴大處理能力,增加新的業務等。通常CPU互連時是通過其主機接口實現的。例如,單板上有4個CPU,則第一CPU的主機接口的發送部分連接到第三CPU主機接口的接收部分,第三CPU的主機接口的發送部分連接到第四CPU的接收部分,第四CPU的主機接口的發送部分連接到第二CPU的接收部分,第二CPU的主機接口的發送部分連接到第一CPU的接收部分,如此完成4個CPU的互聯,如圖1所示,每個CPU上固定有散熱片。由于4個CPU放置于尺寸固定的單板上,加上電源,外圍元件等,增加了單板布局布線和散熱的難度;由于采用先進電信計算機架構的計算機都是采用風冷的,其氣流方向為由前向后,位于氣流前段CPU產生的熱量將疊加在位于氣流后段的CPU上,容易造成單板CPU的溫度都超標。如果在一個單板上放2個CPU,在有些場合將會存在性能不足的問題;而在單板上放置多于2個CPU時,會出現靈活性差,設計較困難,修改困難等問題。
實用新型內容
本實用新型提供了一種多處理器互連的計算機,旨在解決現有技術中在單板上放置多于2個CPU時,出現的靈活性差、設計和修改困難、難于散熱的問題。
本實用新型是這樣實現的,一種多處理器互連的計算機,包括主板、至少一個位于主板上的CPU,所述計算機還包括子板和至少一個位于子板上的CPU;所述主板上包括至少一個與主板上的CPU相連的主板高速差分連接器,所述子板上包括至少一個與所述主板高速差分連接器相配合的、與子板上的CPU相連的子板高速差分連接器,所述主板上的CPU通過所述主板高速差分連接器、所述子板高速差分連接器與子板上的CPU相連。
所述主板上的CPU包括第一CPU、第二CPU;所述第一CPU上的主機接口發送信號線與第二CPU的主機接口接收信號線連接;所述主板高速差分連接器與第一CPU的主機接口發送信號線,第二CPU的主機接口接收信號線以及由主板向子板供電的電源線相連。
所述子板上設置有電源輸入端,所述子板上的CPU包括第三CPU、第四CPU;所述第三CPU的主機接口發送信號線與第四CPU的主機接口接收信號線連接;所述子板高速差分連接器與第四CPU主機接口發送信號線,第三CPU主機接口接收信號線以及子板電源的輸入端相連。
所述主板高速差分連接器和所述子板高速差分連接器配合后,所述主板高速差分連接器上連接的主機接口發送信號線和所述子板高速差分連接器上連接的主機接口接收信號線相連接;所述主板高速差分連接器上連接的主機接口接收信號線和所述子板高速差分連接器上連接的主機接口發送信號線相連接;連接于主板高速差分連接器上的所述由主板向子板供電的電源線和連接于子板高速差分連接器上的所述子板電源的輸入端相連接。
所述主板設置有第一CPU、第二CPU、第一主板高速差分連接器、第二主板高速差分連接器及兩條供給子板的第一電源線和第二電源線;所述第二CPU的主機接口發送信號線與第一CPU的主機接口接收信號線連接;第一CPU的主機接口發送信號線連接到第一主板高速差分連接器,第二CPU的主機接口接收信號線連接到第二主板高速差分連接器;第一主板高速差分連接器和第二主板高速差分連接器還分別與供給子板的第一電源線和第二電源線相連。
所述子板設置有第三CPU、第四CPU、第一子板高速差分連接器、第二子板高速差分連接器以及第一電源輸入端和第二電源輸入端;所述第三CPU的主機接口發送信號線與第四CPU的主機接口接收信號線連接;第三CPU的主機接口接收信號線連接到第一子板高速差分連接器,第四CPU連接的主機接口發送信號線連接到第二子板高速差分連接器;第一子板高速差分連接器和第二子板高速差分連接器還分別與子板上的第一電源輸入端和第二電源輸入端相連。
所述第一主板高速差分連接器與所述第一子板高速差分連接器對接;所述第二主板高速差分連接器與所述第二子板高速差分連接器對接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華為技術有限公司,未經華為技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200620149254.0/2.html,轉載請聲明來源鉆瓜專利網。





