[發明專利]嵌入式H.264網絡視頻編碼器無效
| 申請號: | 200610106946.1 | 申請日: | 2006-08-29 |
| 公開(公告)號: | CN101137055A | 公開(公告)日: | 2008-03-05 |
| 發明(設計)人: | 賈小波;王安健;鄒建成;張曉健;李偉;范杰 | 申請(專利權)人: | 鄭州威科姆技術開發有限公司 |
| 主分類號: | H04N7/26 | 分類號: | H04N7/26;H04L29/00 |
| 代理公司: | 鄭州中原專利事務所有限公司 | 代理人: | 霍彥偉 |
| 地址: | 45001*** | 國省代碼: | 河南;41 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 嵌入式 264 網絡 視頻 編碼器 | ||
技術領域
本發明涉及一種編碼器,具體的說是涉及一種嵌入式H.264網絡視頻編碼器。
背景技術
從市場應用來看,目前網絡視頻編碼器的應用對象主要分為兩大類,即環境保安監控、銀行柜員制監控。數字硬盤錄像技術的優越性已經逐步被國內銀行系統所認可,眾多省份的各大銀行也逐步在柜員制上引入硬盤錄像系統,單從這點來看更先進的網絡視頻編碼器系統應該具有廣闊的市場應用前景,將來在電信、電力、公安、海關、司法等部門還將得到更大的應用。
在帶寬受限或緊缺的應用場合,H.264可大大降低網絡帶寬需求,同時其自適應傳輸能力大大提高了系統抗抖動性能,將使以前無法滿足客戶需要的視頻服務成為現實,顯著提高畫面質量,降低后端服務器建造成本。在存儲代價敏感的應用場合,H.264的高壓縮比技術將大大降低系統和終端產品存儲容量,依托現在資源十分豐富的互聯網絡,可以十分容易的完成數據的傳輸,為客戶節省一大筆布線的開支。
H.264的優勢在于比H.263和MPEG-4節約了50%的碼率,對網絡傳輸具有更好的支持功能。同時H.264具有較強的抗誤碼特性,支持不同網絡資源下的分級編碼傳輸,從而獲得平穩的圖像質量,即使在丟包率高、干擾嚴重的網絡中也可完成視頻傳輸,網絡親和性好。
通過網絡視頻編碼器,可較好地解決網絡中心存儲和視頻服務,本地和遠程用戶可實現對視頻的瀏覽、查詢;結合外加干節點輸入輸出接口方式,可滿足絕大部分安防監控的需要。
目前其它的基于H.264的網絡視頻編碼器都是在通用DSP芯片上運行H.264壓縮軟件,屬于軟件壓縮技術,而軟件壓縮技術在國內現在還不是非常成熟,沒有達到真正的H.264效果,具有成本高、網絡傳輸要求帶寬高的缺點。
發明內容
本發明的目的就在于提供一種性能優良的,集音、視頻采集、硬件實現H.264視頻壓縮、網絡傳輸、聯動報警等功能為一體,具有適用從高速到低速多種帶寬的網絡傳輸、成本低等優點的嵌入式H.264網絡視頻編碼器。
本發明的目的可通過以下措施來實現:
本發明包括CPU+DSP核心處理器,所述CPU+DSP核心處理器分別與視頻解碼模塊、音頻模塊及電源模塊相連接,同時,CPU+DSP核心處理器還分別與DDR、SDRAM、以太網傳輸模塊之間為雙向連接。
本發明中在CPU+DSP核心處理器上還連接有I/O接口和串行接口模塊。
本發明由于采用上述結構,使之具有如下優點:
(1)實現H.264的硬件壓縮,數據壓縮比更高;
(2)實現低帶寬、誤碼率高、干擾嚴重的低品質網絡下的視頻采集、傳輸;
(3)實現低網速下的遠端D1高品質圖像實時瀏覽;
(4)可在網絡帶寬變化時自動調整分辨率、幀率以實現視頻流暢傳輸;
(5)實現高品質的視頻解碼(ADC),4路合成,視頻參數控制;
(6)依靠一個主處理器實現多種接口的外擴;
(7)實現OSD(On?Screen?Display)圖層添加功能;
(8)實現視頻移動偵測并可拍照、錄像;
(9)性能穩定、成本低廉、體積小巧、安裝簡單;
(10)交互操作性和升級擴展方便;
廣泛應用于電力監控、樓宇監控、可視對講、遠程教學等場合。
附圖說明
圖1是本發明的電路原理框圖;
圖2是本發明的電路原理圖;
具體實施方式
本發明以下結合附圖和實施例作以詳細的描述:
實施例1
如圖所示,本發明包括CPU+DSP核心處理器,所述CPU+DSP核心處理器分別與視頻解碼模塊、音頻模塊及電源模塊相連接,同時,CPU+DSP核心處理器還分別與DDR、SDRAM、以太網傳輸模塊之間為雙向連接。
本發明的核心是通過硬件實現H.264視頻編碼。
實施例2
如圖所示,本發明包括CPU+DSP核心處理器,所述CPU+DSP核心處理器分別與視頻解碼模塊、音頻模塊、時鐘及電源模塊相連接,同時,CPU+DSP核心處理器還分別與DDR、SDRAM、以太網傳輸模塊之間為雙向連接。
在CPU+DSP核心處理器上還連接有I/O接口。
實施例3
如圖所示,本發明包括CPU+DSP核心處理器,所述CPU+DSP核心處理器分別與視頻解碼模塊、音頻模塊、時鐘及電源模塊相連接,同時,CPU+DSP核心處理器還分別與DDR、SDRAM、以太網傳輸模塊之間為雙向連接。
在CPU+DSP核心處理器上還連接有串行接口模塊。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鄭州威科姆技術開發有限公司,未經鄭州威科姆技術開發有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200610106946.1/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:帶指示燈的壁式開關板
- 下一篇:便攜式化學實驗箱





