[發明專利]減少各存儲器插座之間的反射波干擾的系統及方法有效
| 申請號: | 200610100147.3 | 申請日: | 2006-06-30 |
| 公開(公告)號: | CN101097552A | 公開(公告)日: | 2008-01-02 |
| 發明(設計)人: | 林火元 | 申請(專利權)人: | 技嘉科技股份有限公司 |
| 主分類號: | G06F13/00 | 分類號: | G06F13/00;G06F1/00 |
| 代理公司: | 上海虹橋正瀚律師事務所 | 代理人: | 李佳銘 |
| 地址: | 臺灣省臺*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 減少 存儲器 插座 之間 反射 干擾 系統 方法 | ||
技術領域
本發明與計算機存儲器有關,特別涉及一種用以減少各存儲器插座之間的反射波干擾的系統及方法。
背景技術
在計算機系統中,存儲器模塊是相當重要的組件,用以負責在計算機運作中將數據儲存的工作。通常在主機板上設有多個存儲器模塊,通過存儲器插座與主機板電連接。以目前市面上常見的主機板而言,上面大多設有二個以上的存儲器插座。然而,并非每個使用者都會用到如此多的存儲器模塊,且對于一般的家用或個人電腦而言,僅僅一個512M的存儲器即可應付大部分的應用軟件,因此,其它的存儲器插座往往是閑置的。
然而問題正是出在這些閑置的存儲器插座上。請參閱圖1,其為現有技術的平面示意圖。其中,在電路板(圖未示)上設有三個存儲器插座,分別為第一插座21、第二插座22以及第三插座23,而電路板上還設有一控制芯片10,通過一并聯電路4,將第一插座21、第二插座22以及第三插座23與該控制芯片10并聯,為了說明方便,僅顯示存儲器其中一個針腳(pin)的聯機。
請再配合參閱圖2,為現有技術的側視圖。電路板1上設有一控制芯片10,及數個存儲器插座,分別為第一插座21、第二插座22和第三插座23,通過并聯電路4電連接。同時,各個插座上分別插設有第一存儲器模塊31、第二存儲器模塊32和第三存儲器模塊33??刂菩酒?0通過接腳11與各個存儲器模塊交換信號,信號方向SD是由控制芯片10傳送到各個存儲器模塊。就圖2而言,各個插座上都插設存儲器模塊的情形是沒有太大問題的,然而當其中一個插座內的存儲器模塊被拔除時,就會產生問題。
請參閱圖3,為現有技術將一存儲器模塊拔除后的側視圖,其中揭示了在第三插座23上的第三存儲器模塊33已被拔除。在該插座處沒有電子負載用以消耗控制信號的電流的情形下,當控制信號以信號方向SD傳遞到第三插座23時,基于電子電路的原理,第三插座23將會把控制信號反彈而形成一反射波RW,并以逆信號方向-SD傳遞到第一插座21與第二插座22。以現有技術而言,由于存儲器的工作頻率提高很多,相對的電流的波長也相對變得很短,而當波長短到小于任兩個插座之間的并聯段40的銅箔的長度時,反射波RW所造成的對原控制信號干擾的問題就會變得非常嚴重。
發明內容
本發明的主要目的是針對上述現有技術中存在的反射波干擾的問題,提供一種減少各存儲器插座之間的反射波干擾的系統及方法,以減少閑置存儲器插槽的反射波,使反射波所造成的對原控制信號的干擾大幅減少。
為達到所述目的,本發明提供一種減少各存儲器插座之間的反射波干擾的系統。所述系統包含一電路板;數個存儲器插座,電連接在該電路板上;以及一并聯電路,設置于該電路板上,將所述存儲器插座并聯,在該數個存儲器插座間的并聯電路上設置有斷路裝置。
如上所述的系統中,該斷路裝置是一機械式開關。該機械式開關是一指撥開關或按鈕開關。
如上所述的系統中,該斷路裝置是一電子式開關。該電子式開關由一計算機內的基本輸入/輸出系統的設定畫面控制,或者由一計算機系統控制。
如上所述的系統中,該斷路裝置是一個開設于該并聯電路上的斷路孔,且該斷路裝置還包含一電連接片,插設在該斷路孔內,使該并聯電路恢復電連接。
如上所述的系統中,該數個存儲器插座分別是第一插座與第二插座,該斷路裝置位于該第一插座與該第二插座之間,該斷路裝置與該第一插座之間具有一第一距離,而該斷路裝置與該第二插座之間則具有一第二距離,其中該第一距離小于該第二距離。
本發明的另一方案是提供一種減少各存儲器插座之間的反射波干擾的方法,包含下列步驟:(1)提供一電路板;(2)提供數個存儲器插座在該電路板上;(3)提供一并聯電路在該電路板上,并通過該并聯電路使各存儲器插座并聯;(4)在任意相鄰存儲器插座之間的并聯電路上均提供斷路裝置;以及(5)當該存儲器插座中插設有一存儲器模塊,而相鄰的該存儲器插座未插設有存儲器模塊時,插設有存儲器模塊的存儲器插座和未插設有存儲器模塊的存儲器插座之間的斷路裝置中斷該并聯電路的電連接。
如上所述的方法,其中該電路板還包含一控制芯片,而該數個存儲器插座則包含一第一插座與一第二插座,且該第二插座遠離該控制芯片,其中當僅有第一插座插設一存儲器時,才會使該斷路裝置將該并聯電路中斷。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于技嘉科技股份有限公司,未經技嘉科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200610100147.3/2.html,轉載請聲明來源鉆瓜專利網。





