[發明專利]抑制時鐘饋通效應低相位噪聲切換式電容電路與相關方法有效
| 申請號: | 200510056511.6 | 申請日: | 2005-03-18 |
| 公開(公告)號: | CN1671051A | 公開(公告)日: | 2005-09-21 |
| 發明(設計)人: | 葉恩祥 | 申請(專利權)人: | 聯發科技股份有限公司 |
| 主分類號: | H03L7/099 | 分類號: | H03L7/099;H03L7/16 |
| 代理公司: | 北京市柳沈律師事務所 | 代理人: | 王志森;黃小臨 |
| 地址: | 臺灣省*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 抑制 時鐘 效應 相位 噪聲 切換 電容 電路 相關 方法 | ||
【權利要求書】:
下載完整專利技術內容需要扣除積分,VIP會員可以免費下載。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯發科技股份有限公司,未經聯發科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200510056511.6/1.html,轉載請聲明來源鉆瓜專利網。





