[實用新型]寬帶跳頻綜合器裝置無效
| 申請?zhí)枺?/td> | 02203421.8 | 申請日: | 2002-02-06 |
| 公開(公告)號: | CN2524435Y | 公開(公告)日: | 2002-12-04 |
| 發(fā)明(設(shè)計)人: | 衷潔 | 申請(專利權(quán))人: | 信息產(chǎn)業(yè)部電子第五十四研究所 |
| 主分類號: | H04K3/00 | 分類號: | H04K3/00 |
| 代理公司: | 石家莊冀科專利事務(wù)所有限公司 | 代理人: | 高錫明 |
| 地址: | 050081 河北省石家莊*** | 國省代碼: | 河北;13 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 寬帶 綜合 裝置 | ||
技術(shù)領(lǐng)域
本實用新型涉及一種通信領(lǐng)域中的寬帶跳頻綜合器裝置,特別適用于微波跳頻抗干擾通信系統(tǒng)中作寬帶跳頻綜合器。
背景技術(shù)
目前一般的頻率綜合器是輸出頻率預(yù)置可變,頻率之間的轉(zhuǎn)換時間不做嚴格的要求,因此只能作一般的綜合器使用。而一般通信中常用的跳頻綜合器其控制密鑰是不參加跳頻圖案的產(chǎn)生,因此保密性、隨機性相對較差,同時跳頻綜合器的跳頻速度、噪聲等性能均不作嚴格要求,不能滿足現(xiàn)代通信設(shè)備的要求。
發(fā)明內(nèi)容
本實用新型的目的在于避免上述背景技術(shù)中的不足之處而提供一種可編程器(FPGA)與鎖相環(huán)結(jié)合、實現(xiàn)跳頻圖案控制及快速跳頻的寬帶跳頻綜合器裝置,本實用新型還具有頻率轉(zhuǎn)換時間快、低相噪、低雜散的優(yōu)良性能,隨機性和保密性能好等特點,同時具有集成化程度高、成本低等優(yōu)點。
本實用新型的目的是這樣實現(xiàn)的:它由微處理器1、跳頻時鐘2、跳頻控制器3、寬帶跳頻綜合器4、主振時鐘5、電源6組成。其中微處理器1出端口1通過數(shù)據(jù)總線與跳頻控制器3入端口1連接,跳頻控制器3出端口2通過數(shù)據(jù)總線與寬帶跳頻綜合器4入端口1連接、入端口3與跳頻時鐘2出端連接、入端口4與外接頻率表號出端口B連接、入端口5與外接密鑰出端口C連接;寬帶跳頻綜合器4出端口2通過數(shù)據(jù)總線與輸出端口A連接、主振時鐘5出端與寬帶跳頻綜合器4入端口3連接,電源6出端+V1、+V2電壓端與各部件相應(yīng)電源端并接。
本實用新型的目的還可以通過以下措施達到:
本實用新型寬帶跳頻綜合器4由接口電路8、跳頻可編程器9、鎖相環(huán)路10、14、有源濾波器11、15、壓控振蕩器12、16、放大器17、18、混頻器13、電阻R1至R6構(gòu)成的衰減器19、20組成,其中接口電路8入端2至5腳通過4根數(shù)據(jù)總線與跳頻控制器3出端口2連接、出端6至12腳通過7根數(shù)據(jù)總線與跳頻可編程器9入端2至8腳連接、入端14腳與電源6出端+V1電壓端連接、入端15腳與地端連接;跳頻可編程器9出端9至19腳通過11根數(shù)據(jù)總線與鎖相環(huán)路14入端2至12腳連接、出端20至30腳通過11根數(shù)據(jù)總線與鎖相環(huán)路10入端2至12腳連接、入端35腳與電源6出端+V1電壓端連接、入端36腳與地端連接;鎖相環(huán)路10出端13、14腳分別與有源濾波器11入端3、2腳連接、入端15腳與主振時鐘5出端1腳連接、入端18腳與混頻器13出端3腳連接,入端16腳與電源6出端+V1電壓端連接、入端17腳與地端連接;鎖相環(huán)路14出端13、14腳分別與有源濾波器15入端3、2腳連接、入端15腳與主振時鐘5出端2腳連接、入端18腳與壓控振蕩器16出端2腳連接、入端16腳與電源6出端+V1電壓端連接、入端17腳與地端連接;有源濾波器11、15各出端6腳分別與壓控振蕩器12、16各入端1腳連接、各入端4腳與電源6出端+V2電壓端并接,各入端5腳與地端并接;壓控振蕩器12、16各出端3腳分別與放大器18、17各入端2腳連接、各入端4腳與電源6出端+V1電壓端連接、各入端5腳與地端并接;壓控振蕩器12出端2腳與混頻器13入端1腳連接,放大器17、18各出端6腳分別與衰減器20的電阻R4、R5一端并接及衰減器19的電阻R1、R2一端并接,各入端4腳與電源6出端+V1電壓端并接、各入端5腳與地端并接;衰減器19的電阻R2另一端及電阻R3一端與輸出端口A并接、電阻R1、R3另一端并接地端;衰減器R20的電阻R5另一端及電阻R6一端與混頻器13入端2腳并接、電阻R4、R6另一端并接地端;混頻器13入端4腳與電源6出端+V1電壓端并接、入端5腳與地端并接。
本實用新型相比背景技術(shù)有如下優(yōu)點:
1.本實用新型由于采用跳頻可編程器9和鎖相環(huán)相結(jié)合的集成器件電路技術(shù),使跳頻綜合器4在跳頻控制器3作用下實現(xiàn)了快速跳頻,同時獲得頻率快速跳變、低相噪、低雜散的優(yōu)良射頻輸出頻率。
2.本實用新型跳頻控制器3采用密鑰控制、頻率表號控制來產(chǎn)生隨機跳頻圖案,因此具有很好的隨機性能和保密性能。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于信息產(chǎn)業(yè)部電子第五十四研究所,未經(jīng)信息產(chǎn)業(yè)部電子第五十四研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/02203421.8/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





