[發明專利]可選擇的輸出沿速率控制有效
| 申請號: | 02141398.3 | 申請日: | 2002-05-23 |
| 公開(公告)號: | CN1391350A | 公開(公告)日: | 2003-01-15 |
| 發明(設計)人: | C·克萊恩;M·J·米斯克 | 申請(專利權)人: | 美國快捷半導體有限公司 |
| 主分類號: | H03K19/0175 | 分類號: | H03K19/0175;H03K3/00 |
| 代理公司: | 中國專利代理(香港)有限公司 | 代理人: | 傅康 |
| 地址: | 美國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 可選擇 輸出 速率 控制 | ||
1.一種電路,包括:
反相器,限定了第一輸入和第一輸出以及兩種狀態,
第一狀態為上拉晶體管導通,第二狀態為下拉晶體管導通,
連接到上拉晶體管的第一電流源,連接到下拉晶體管的第二電流源,其中在第一狀態中,第一電流源提供到輸出的電流,在第二狀態中第二電流源提供到第一輸出的電流,
與第一電流源并聯的第三電流源,與第二電流源并聯的第四電流源,
使第三電流源選擇性地能和不能添加到第一電流源的裝置,
使第四電流源選擇性地能和不能添加到第二電流源的裝置,其中
當變成正和負時,控制第一輸出的電壓沿速率輪廓。
2.根據權利要求1的電路,其中使第三電流源選擇性地能和不能添加到第一電流源的裝置包括帶控制節點的第一晶體管開關,輸入邏輯信號連接到控制節點,其中當輸入邏輯信號為一個狀態時,第一晶體管開關導通使第三電流源與第一電流源并聯,當輸入邏輯信號為另一狀態時,第三電流源停用,不是并聯狀態。
3.根據權利要求1的電路,其中使第四電流源選擇性地使能和不能添加到第二電流源的裝置包括帶控制節點的第二晶體管開關,輸入邏輯信號連接到控制節點,其中當輸入邏輯信號處于一個狀態時,第二晶體管開關導通使第三電流源與第二電流源并聯,當輸入邏輯信號處于另一狀態時,第四電流源停用,不是并聯狀態。
4.根據權利要求1的電路,還包括限定了第二輸出和連接到第一輸出的控制輸入的輸出晶體管級,其中輸出晶體管級響應第一輸出電壓沿速率輪廓,提供對應的第二輸出電壓沿速率輪廓。
5.根據權利要求1的電路,其中構形電流源使上拉和下拉晶體管不滿,由此限定了電壓輸出沿速率輪廓。
6.根據權利要求1的電路,還包括設置第一參考源以確定第一和第三電流源的電流值,設置第二參考電壓以確定第二和第四電流源的電流值。
7.根據權利要求6的電路,還包括帶第一控制節點的第一晶體管開關,
帶第二控制節點的第二晶體管開關,以及
連接到第一和第二控制節點的輸入邏輯信號,其中當輸入邏輯信號處于一個狀態時,第一晶體管開關導通將第一參考源連接到第三電流源,且使它與第一電流源并聯,當輸入邏輯信號處于另一狀態時,第三電流源停用,當輸入邏輯信號處于一個狀態時,第二晶體管開關導通將第二參考源連接到第四電流源,使它與第二電流源并聯,當輸入邏輯信號處于另一狀態時,第四電流源停用。
8.根據權利要求2的電路,其中輸出晶體管級包括上拉晶體管和下拉晶體管。
9.根據權利要求8的電路,其中輸出晶體管級包括PMOS上拉場效應晶體管和NMOS下拉場效應晶體管。
10.根據權利要求2的電路,其中輸出晶體管級包括連接到第二輸出的下拉晶體管和上拉電阻。
11.根據權利要求6的電路,其中第一和第三電流源包括分別具有第一和第三控制輸入的第一和第三晶體管,其中當第一參考電壓連接到第一和第三控制輸入時,設計并構形第一和第三晶體管分別提供第一和第三電流。
12.根據權利要求6的電路,其中第二和第四電流源包括分別具有第二和第四控制輸入的第二和第四晶體管,其中當第二參考電壓連接到第二和第四控制輸入時,設計并構形第二和第四晶體管分別提供第二和第四電流。
13.根據權利要求1的電路,還包括與第一電流源并聯設置的多個第一附加電流源,和與第二電流源并聯設置的多個第二附加電流源,以及
選擇性地使所述第一和第二多個電流源的每一個啟用的裝置,其中當變成正和負時響應地啟用通過多個第一和第二電流源的所述電流源,選擇性地控制第一輸出的電壓沿速率輪廓。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于美國快捷半導體有限公司,未經美國快捷半導體有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/02141398.3/1.html,轉載請聲明來源鉆瓜專利網。





