[實用新型]視頻信號處理器無效
| 申請號: | 00231103.8 | 申請日: | 2000-04-06 |
| 公開(公告)號: | CN2413452Y | 公開(公告)日: | 2001-01-03 |
| 發明(設計)人: | 隋志國;譚明勇;李書超;王青 | 申請(專利權)人: | 青島市廣播電視科學研究所 |
| 主分類號: | H04N5/14 | 分類號: | H04N5/14 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 266023*** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 視頻信號 處理器 | ||
本實用新型涉及電視技術,更確切地說是一種以高速單片機與視頻信號同步并對其進行變換、迭加的視頻信號處理器。
過去的視頻信號處理采用大量常規模擬電路和數字電路,電路繁雜且靈活性不強,而專用的視頻處理電路雖然體積小、性能強,但功能單一,不夠靈活,不能滿足豐富多采的實際需要,影響了視頻產品的開發速度和應用范圍。
本實用新型的目的,在于克服上述不足,提供一種以高速單片機與視頻信號同步并對其進行變換、迭加的視頻信號處理器,具有較高的軟件開發靈活性,可廣泛用于視頻信號的變換、迭加等。
為達到上述目的,本實用新型視頻信號處理器由外殼、安裝由外殼上的輸入輸出端子、安裝在外殼中的電子線路所構成。電子線路由與外部同步信號的輸入端子和高速并入串出移位寄存器相連的時鐘同步電路,與圖像信號輸入端子、外部通訊接口和兩片高速單片機相連的信號輸入電路和高速串入并出寄存器電路,與時鐘同步電路、高速串入并出寄存器電路和三態門和高速并入串出寄存器相連的兩片高速單片機,與時鐘同步電路、兩片高速單片機和輸出端子相連的高速并入串出寄存器和圖像輸出電路所構成。其中時鐘同步電路由外部視頻同步信號觸發單片機的中斷并觸發由電阻、電容、反相器組成的兩級單穩態電路、繼而觸發D觸發器,而D觸發器則又對由單門晶體振蕩器提供時鐘的分頻器予以清零,則該分頻器的分頻輸出送至單片機的時鐘輸入端,使單片的操作與外部視頻同步信號保持最小的抖動,同時也保證了移位寄存器的寫脈沖相位穩定,繼而經高速串入并出寄存器輸入和經高速并入串出寄存器輸出的信號均抖動最小,僅幾十納秒,表現為圖像則保持穩定、清晰。高速單片機內存有RAM和程序,可按同步的先后讀取高密度圖像點陣,可以高速輸出該點陣或自建字符點陣,可設置兩套單片機及外圍電路,讀取和輸出可交替工作同時進行,輸出點陣可由程序設為左右折反、黑白顛倒等,也可由輸入電路讀取外部指令在指定位置輸出指定字符,如臺標、時標、日期、溫度、地名、標號等。
本實用新型的任務就是這樣完成的。
本實用新型充分利用高速單片機的RAM高速連續進出,以高速移位寄存器構成對輸入信號的精密存儲和圖像信號的精細輸出。它同步性能好,電路簡單,圖像精細,功能開發靈活多樣,可廣泛用于視頻信號的變換、迭加等。
下面結合實施例及其附圖對本實用新型作進一步說明。
圖1為實施例1的結構示意圖。
圖2為實施例1的電子線路圖。
圖1所示,實施例1由外殼1、輸入輸出端子2、電子線路3構成。
圖2中10是時鐘同步電路,其中1是外部同步信號的反相器,其先后觸發電阻電容和反相器2、3構成的單穩態電路,并觸發D門7,D門7再對由以反相器4構成的單門振蕩器提供時鐘脈沖的分頻器5進行清零,下級分頻經單穩態電路6后向移位寄存器41、42提供寫脈沖。
圖2中20是信號輸入電路和高速串入并出寄存器,其中反相器21將輸入的圖像信號反相整形送至串入并出寄存器22,通訊接口25接收外部指令經三態門23、24給單片機。
圖2中30是兩片同型號高速單片機AT90S2313,其5腳均接外部時鐘,中斷口7腳均接外部同步信號,輸出11腳接LS244的使能端,輸出8腳接74HC165之使能端,而2只單片機的9腳并聯,作為兩片單片機的主從控制信號,兼兩個單片機的點陣輸出切換信號。
圖2中40是高速并入串出寄存器和圖像輸出電路。高速并入串出寄存器41、42的點陣由74LS151數據選擇器43完成切換,交替輸出,輸出驅動三個射極跟隨器44輸出。
實施例1同步性能好、圖像精細,可廣泛用于視頻信號的變換、迭加等場合中。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于青島市廣播電視科學研究所,未經青島市廣播電視科學研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/00231103.8/2.html,轉載請聲明來源鉆瓜專利網。





