[其他]晶體管-晶體管邏輯型門高到低躍變加速電路無效
| 申請(qǐng)?zhí)枺?/td> | 85109172 | 申請(qǐng)日: | 1985-12-11 |
| 公開(公告)號(hào): | CN85109172A | 公開(公告)日: | 1986-08-27 |
| 發(fā)明(設(shè)計(jì))人: | 博比·D·斯特朗;羅伯特·C·馬丁;凱維恩·M·歐文斯;詹姆士·F·薩爾茨曼 | 申請(qǐng)(專利權(quán))人: | 得克薩斯儀器公司 |
| 主分類號(hào): | H03K19/01 | 分類號(hào): | H03K19/01 |
| 代理公司: | 上海市專利事務(wù)所 | 代理人: | 顏承根 |
| 地址: | 美國得克薩斯州75265達(dá)*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | 一種TTL型門高到低躍變加速電路,其中輸入晶體管〔14〕隨著在端點(diǎn)〔10〕的輸入電壓的躍變可在高及低阻抗?fàn)顟B(tài)變化。輸出晶體管〔16〕耦合到輸入晶體管〔14〕并隨著在端點(diǎn)〔10〕處的輸入躍變而改變阻抗?fàn)顟B(tài)。包括加速晶體管〔44〕的電路耦合在輸入晶體管〔14〕及輸出晶體管〔16〕之間,以便將附加電流加到輸出晶體管〔16〕以加速阻抗?fàn)顟B(tài)的變化。該電路將附加電流加給輸出晶體管〔16〕直到在端點(diǎn)〔18〕處的輸出電壓下降到低于輸出晶體管〔16〕的基極一發(fā)射極電壓的兩倍時(shí)為止。 | ||
| 搜索關(guān)鍵詞: | 晶體管 邏輯 型門高到低躍變 加速 電路 | ||
【主權(quán)項(xiàng)】:
1、一種改進(jìn)的躍變加速電路包括:一接收輸入電壓躍變的輸入晶體管:一與上述輸入晶體管相耦合并隨著在上述輸入晶體管處的電壓躍變而改變狀態(tài)的輸出晶體管;在上述輸入及輸出晶體管之間耦合的裝置,用以將附加電流加到上述輸出晶體管以加速上述狀態(tài)變化。上述裝置施加附加電流直到上述輸出晶體管兩端的輸出電壓下降到低于上述輸出晶體管的基極-發(fā)射極電壓的兩倍時(shí)為止。
下載完整專利技術(shù)內(nèi)容需要扣除積分,VIP會(huì)員可以免費(fèi)下載。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于得克薩斯儀器公司,未經(jīng)得克薩斯儀器公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/patent/85109172/,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。





