[發明專利]高精度多相CFR系統及方法有效
| 申請號: | 202210099158.3 | 申請日: | 2022-01-27 |
| 公開(公告)號: | CN114500211B | 公開(公告)日: | 2023-03-24 |
| 發明(設計)人: | 古強;縱金榜 | 申請(專利權)人: | 重慶物奇微電子有限公司;上海物騏微電子有限公司 |
| 主分類號: | H04L27/26 | 分類號: | H04L27/26 |
| 代理公司: | 上海圖靈知識產權代理事務所(普通合伙) 31393 | 代理人: | 謝微 |
| 地址: | 401120 重慶市渝*** | 國省代碼: | 重慶;50 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 高精度 多相 cfr 系統 方法 | ||
1.一種高精度多相波峰因子降低CFR系統,用于對輸入信號進行波峰因子降低以得到削峰后信號輸出,其特征在于:包括主路、用于生成峰值抵消信號的支路和用于將主路輸出信號與支路輸出信號相減的加/減法器;原始輸入信號分成兩條路徑分別輸入前述主路和支路;
在所述主路上,對原始輸入信號進行延時處理;
在所述支路上,對原始輸入信號進行多倍內插形成多個不同相位的信號數據后在高速率上進行幅度最大搜索,得到多相峰值信號并記錄多相相位,還原至原始單倍速率上進行信號的峰值篩選、峰值分配和抵消信號生成;在抵消信號生成過程中,通過多相抵消脈沖生成CPG系數在單倍速率上補償高速率上的峰值相位,再根據峰值分配將多個CPG脈沖信號合路后得到最終抵消信號;所述加/減法器將主路輸出信號減去最終抵消信號得到削峰后信號輸出;
其中,所述支路上設置有內插模塊、多相搜索模塊、峰值篩選模塊、峰值分配模塊和抵消信號生成模塊;
所述內插模塊被配置為:將采樣率為fs的原始輸入信號輸入支路后,對輸入信號進行N倍插值至N*fs采樣率,插值后一個信號數據x(n)變成N個不同相位的信號數據X(Nn), X(Nn+1), ……, X(Nn+N-1),即N相信號數據,所述N為大于等于2的整數,所述n,Nn,Nn+1,……,Nn+N-1表示時間;
所述多相搜索模塊被配置為:對于每個信號數據x(n),根據插值后得到的N相信號數據X(Nn), X(Nn+1), ……, X(Nn+N-1),將這N個位置的幅度進行比較,從N個位置中選擇幅度最大的一個位置作為峰值點輸出,并記錄峰值點位置的相位信息;以及,根據N相信號數據中抽取的峰值點的幅度和相位形成N相峰值信號;
所述峰值篩選模塊被配置為:在原始單倍速率上,對N相峰值信號進行滑窗處理的峰值選擇,即對峰值的初篩選;然后根據設定的窗長,選擇窗內最大峰值進行峰值窗篩選,即對峰值的二次篩選;以及,對于經過多相最大搜索和兩次峰值篩選得到的峰值集合,將峰值點位置對應的幅度和相位信息保留,將峰值點以外位置的數據全部置0,得到最終的噪聲集合;
所述峰值分配模塊被配置為:對噪聲集合中的峰值進行濾波器的乘法分配,其中,根據峰值的密集程度來分配乘法器數量;所述濾波器用于對噪聲信號進行濾波處理以保持與原始輸入信號相同的頻譜特性;
所述抵消信號生成模塊被配置為:對于多相中的每個相位,將每個相位上的噪聲和該相位的CPG系數進行卷積運算,得到時延補償后的該相位的CPG脈沖信號;根據峰值分配,將多個相位的CPG脈沖信號合路得到最終抵消信號。
2.根據權利要求1所述的系統,其特征在于,所述支路上設置有多相CPG系數生成模塊,所述多相CPG系數生成模塊被配置為:將單相CPG系數與多相分數時延濾波器進行卷積運算,得到包括多組CPG系數的多相CPG系數,每組CPG系數對應一個相位,所述多相CPG系數用于處理高速率上獲取的多相峰值信號的時延補償;
所述單相CPG系數,通過在單倍速率上設計一個與原始輸入信號頻譜相同的濾波器得到。
3.根據權利要求2所述的系統,其特征在于:通過多相CPG系數處理高速率上獲取的多相峰值信號的時延補償時,對于不同相位的峰值噪聲,使用對應相位的CPG系數以完成時延補償。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于重慶物奇微電子有限公司;上海物騏微電子有限公司,未經重慶物奇微電子有限公司;上海物騏微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202210099158.3/1.html,轉載請聲明來源鉆瓜專利網。





