[發明專利]極化Polar編碼方法、裝置、電子設備和存儲介質有效
| 申請號: | 202110318482.5 | 申請日: | 2021-03-25 |
| 公開(公告)號: | CN113162728B | 公開(公告)日: | 2022-11-04 |
| 發明(設計)人: | 趙雷鵬 | 申請(專利權)人: | 展訊半導體(南京)有限公司 |
| 主分類號: | H04L1/00 | 分類號: | H04L1/00 |
| 代理公司: | 北京匯思誠業知識產權代理有限公司 11444 | 代理人: | 焦志剛 |
| 地址: | 210000 江蘇省南京市高新*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 極化 polar 編碼 方法 裝置 電子設備 存儲 介質 | ||
1.一種極化Polar編碼方法,其特征在于,包括:
分別讀取待編碼比特位置序列查找表中的每個元素,所述待編碼比特位置序列查找表中的元素為待生成的編碼序列的地址;
將從所述待編碼比特位置序列查找表中讀取到的元素作為地址讀取交織地址序列查找表中的元素,所述交織地址序列查找表中的元素為所述編碼序列在碼塊交織后的位置,所述交織地址序列查找表中的地址為所述編碼序列的地址;
確定從所述交織地址序列查找表中讀取到的元素屬于放置位置還是屬于非放置位置,在放置位置放置信息比特,在非放置位置不放置信息比特,當所有的信息比特放置之后,生成編碼序列。
2.根據權利要求1所述的極化Polar編碼方法,其特征在于,
在所述待編碼比特位置序列查找表中的地址由高至低的順序中,序列的可靠度遞減;
所述分別讀取待編碼比特位置序列查找表中的每個元素的過程為:按照地址由高至低的順序依次讀取所述待編碼比特位置序列查找表中的每個元素。
3.根據權利要求1所述的極化Polar編碼方法,其特征在于,
所述非放置位置為打孔比特位置區間或縮短比特位置區間。
4.根據權利要求1所述的極化Polar編碼方法,其特征在于,
在所述分別讀取待編碼比特位置序列查找表中的每個元素之前,還包括:
獲取交織序列查找表,將所述交織序列查找表中的元素和地址位置交換,得到所述交織地址序列查找表,所述交織序列查找表中的元素為所述編碼序列的地址,所述交織地址序列查找表中的地址為所述編碼序列在碼塊交織后的位置。
5.根據權利要求1所述的極化Polar編碼方法,其特征在于,
在所述生成編碼序列之后,還包括:
對所述編碼序列進行碼塊交織和速率匹配。
6.一種極化Polar編碼裝置,其特征在于,包括:
第一讀取模塊,用于分別讀取待編碼比特位置序列查找表中的每個元素,所述待編碼比特位置序列查找表中的元素為待生成的編碼序列的地址;
第二讀取模塊,用于將從所述待編碼比特位置序列查找表中讀取到的元素作為地址讀取交織地址序列查找表中的元素,所述交織地址序列查找表中的元素為所述編碼序列在碼塊交織后的位置,所述交織地址序列查找表中的地址為所述編碼序列的地址;
放置模塊,用于確定從所述交織地址序列查找表中讀取到的元素屬于放置位置還是屬于非放置位置,在放置位置放置信息比特,在非放置位置不放置信息比特,當所有的信息比特放置之后,生成編碼序列。
7.一種極化Polar編碼裝置,其特征在于,包括:
處理器和存儲器,所述存儲器用于存儲至少一條指令,所述指令由所述處理器加載并執行時以實現如權利要求1至5中任意一項所述的極化Polar編碼方法。
8.一種電子設備,其特征在于,包括如權利要求6或7所述的極化Polar編碼裝置。
9.一種計算機可讀存儲介質,其特征在于,所述計算機可讀存儲介質中存儲有計算機程序,當其在計算機上運行時,使得計算機執行如權利要求1至5中任意一項所述的極化Polar編碼方法。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于展訊半導體(南京)有限公司,未經展訊半導體(南京)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110318482.5/1.html,轉載請聲明來源鉆瓜專利網。





