[發明專利]一種基于AXI的芯片互聯系統在審
| 申請號: | 202110064540.6 | 申請日: | 2021-01-18 |
| 公開(公告)號: | CN112732611A | 公開(公告)日: | 2021-04-30 |
| 發明(設計)人: | 周超;謝超 | 申請(專利權)人: | 上海國微思爾芯技術股份有限公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40;G06F13/42 |
| 代理公司: | 北京清大紫荊知識產權代理有限公司 11718 | 代理人: | 李思瓊;馮振華 |
| 地址: | 201306 上海市浦東新區中國(上海)自由*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 axi 芯片 聯系 | ||
1.一種基于AXI的芯片互聯系統,其特征在于,包括:
物理層連接,采用高速串行總線進行片間物理層通信;
數據鏈路層通信,數據鏈路層中包括CRC校驗單元,用以保證數據傳輸的完整;還包括鏈路檢測單元,用以檢測鏈路層的穩定性;
協議層通信,協議層為上層的用戶提供AXI接口和AXI LITE接口。
2.根據權利要求1所述的基于AXI的芯片互聯系統,其特征在于,發送端物理層中包括并串電路,用于輸出串行數據,接收端物理層中包括同步電路,用于對高速串行總線進行穩定采樣。
3.根據權利要求2所述的基于AXI的芯片互聯系統,其特征在于,接收端物理層中還包括串并電路,用于對串行數據進行串并轉換后輸出。
4.根據權利要求1所述的基于AXI的芯片互聯系統,其特征在于,鏈路檢測單元包括bit順序調整,用于對并行數據進行順序調整。
5.根據權利要求1所述的基于AXI的芯片互聯系統,其特征在于,數據鏈路層還包括版本管理單元,用以完成后續方案的更新迭代。
6.根據權利要求1所述的基于AXI的芯片互聯系統,其特征在于,協議層和AXI接口之間設置FIFO電路,用于對數據進行緩存。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海國微思爾芯技術股份有限公司,未經上海國微思爾芯技術股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110064540.6/1.html,轉載請聲明來源鉆瓜專利網。





